本實用新型專利技術提出一種新的應用于熔絲電路的信號轉換電路。該應用于熔絲電路的信號轉換電路主要包括控制電路、1位電平轉換電路、并轉串電路和串轉并電路,所述控制電路對并轉串電路和串轉并電路進行控制,使得n位熔絲電路輸出的m位信號通過并轉串電路轉換為串行信號,然后經1位電平轉換電路實現電平轉換,最后通過串轉并電路將電平轉換后的信號并行m位輸出,這里m≤n。本實用新型專利技術只使用1位電平轉換電路,便實現了現有技術的功能;雖然增加了控制電路、并轉串電路和串轉并電路,但是相對于n位電平轉換電路,增加的電路面積很小,且功耗很小。(*該技術在2024年保護過期,可自由使用*)
【技術實現步驟摘要】
—種應用于熔絲電路的信號轉換電路
本技術涉及電子芯片領域,尤其涉及一種應用于熔絲電路的信號轉換電路結構。
技術介紹
在芯片的設計及其制造中,經常會用到熔絲電路。熔絲的主要作用是:在芯片生產完成后,根據測試結果或者功能的設定需要對熔絲進行切換。它的切換主要是通過激光對芯片中預設的熔絲進行燒斷,從而實現電路硬性連接的改變,改變電路的工作狀態或功能。因為工作電源的不同等原因,熔絲電路的輸出信號并不能直接給電路使用。熔絲電路的信號需要經過電平轉換電路處理之后才輸出給其他電路使用。通常,每一位熔絲電路接一位電平轉換電路。如圖1所示,為現有技術中的熔絲電路結構,圖中η位熔絲電路接η位電平轉換電路配合使用。上述電路的缺點:電平轉換電路需要對不同電源的范圍內信號進行轉換匹配。因為有多個電源,通常電平轉換電路需要占用很大的面積,如果是η位電平轉換電路所占用的面積更大且或有很大的功耗。
技術實現思路
為了解決傳統方案采用電平轉換電路導致占用面積或功耗較大的問題,本技術提出一種新的應用于熔絲電路的信號轉換電路。本技術的基本解決方案如下:一種應用于熔絲電路的信號轉換電路結構,主要包括控制電路、I位電平轉換電路、并轉串電路和串轉并電路,所述控制電路對并轉串電路和串轉并電路進行控制,使得η位熔絲電路輸出的m位信號通過并轉串電路轉換為串行信號,然后經I位電平轉換電路實現電平轉換,最后通過串轉并電路將電平轉換后的信號并行m位輸出,這里m < η。基于上述基本方案,本技術還做如下優化限定和改進:上述控制電路包括邏輯電路、對應于并轉串電路的時鐘電路A和計數電路Α、以及對應于串轉并電路的時鐘電路B和計數電路B,邏輯電路用于向并轉串電路/串轉并電路、時鐘電路和計數電路發出使能信號,并根據計數電路返回的計數值控制時鐘電路A向并轉串電路/串轉并電路發出時鐘信號。上述串轉并電路包括η位數據線以及相應的η個子單元,η個子單元的一端作為并行信號端,另一端共接作為串行信號端;每個子單元包括一對反相器以及分別接使能信號和時鐘信號的兩個MOS管。上述并轉串電路與串轉并電路結構相同,僅在使用時以不同方向設置。本技術的優點:本技術只使用I位電平轉換電路,便實現了現有技術的功能。雖然增加了控制電路、并一串轉換電路和串一并轉換電路,但是相對于η位電平轉換電路,增加的電路面積很小,且功耗很小。【附圖說明】圖1為傳統方案的示意圖。圖2為本技術的示意圖。圖3為本技術中控制電路的結構示意圖。圖4為本技術中并轉串電路/串轉并電路的結構示意圖。【具體實施方式】如圖2所示,本技術在原有η位熔絲電路之后加入了并一串轉換電路(并行轉串行),將η位熔絲電路的η位并行輸出信號轉換為I位的串行信號。這樣,I位的串行信號就僅僅只需要I位電平轉換電路就可實現不同電源之間的信號轉換。電平轉換電路輸出的I位串行信號接串一并轉換電路(串行轉并行),通過串一并轉換電路,I位串行信號又被轉換為η位并行信號,輸出給其它電路使用。相應的,需要設置額外的控制電路對并一串轉換電路和串一并轉換電路進行控制。如圖3所示,本技術給出了一種控制電路的基本結構。控制電路主要作用是控制并一串轉換電路和串一并轉換電路的工作狀態。它包括邏輯電路、時鐘電路Α、計數電路Α、時鐘電路B和計數電路B。邏輯電路控制時鐘電路Α、計數電路Α、時鐘電路B和計數電路B。時鐘電路A和計數電路A與時鐘電路B和計數電路B的工作情況類似。且對并一串轉換電路和串一并轉換電路的控制也類似。下面僅以時鐘電路A和計數電路A以及并一串轉換電路為例作以簡要介紹。假設這里僅需要m位(m < n,本電路可以對小于等于η位的任意位電路進行轉換)并行到串行的轉換。邏輯電路先向時鐘電路Α、計數電路A發出控制信號,同時也向并一串轉換電路發送使能信號。時鐘電路Α、計數電路A準備開始工作。計數電路A設定計數值為m。之后邏輯電路控制時鐘電路A向并一串轉換電路發出時鐘信號,同時計數電路A開始計數,當計數電路A計數達到設定的值m時,計數電路A發出信號控制時鐘電路A停止向并一串轉換電路繼續發送信號,同時計數電路A發給邏輯電路信號,邏輯電路接收到計數電路A發來的信號后向并一串轉換電路發出控制信號。邏輯電路控制時鐘電路B和計數電路B的過程以及并一串轉換電路與上述類似。其中邏輯電路是由簡單的數字電路構成,就不在這里做詳細介紹,只要能實現相似的功能即可。在這里只是給出控制電路的一種實現形式,實際中并不限于此,只要能實現上述的類似功能即可。圖4給出了串一并轉換電路和并一串轉換電路的一種具體示例。圖中左邊為I位數據線,右邊為η位數據線,同時還包括η個子單元。這里的子單元為簡單的6管(M0S管)單元,其中每個反相器里包含兩個MOS管,另外兩個MOS管的柵極分別接時鐘信號,例如時鐘信號Cl (clockl)和使能信號ΕΝ。當信號從左邊I位數據線輸入,從右邊η位數據線輸出時,即為η位串一并轉換電路;反之,信號從右往左傳輸,即為η位并一串轉換電路。具體工作過程如下:當從左往右傳輸,作為η位串一并轉換電路時,由控制電路發來的使能信號EN先關斷子單元里最右邊的MOS管,之后隨著η位時鐘Cl、c2…cn依次到來,子單元里最左邊的MOS管依次打開,注意同時只能有一位子單元里左邊的MOS管打開(這里由控制電路發來的信號線應該為η位,分別為cl、c2…cn),左邊的串行信號依次存在η個子單元里,當時鐘信號停止后,由控制電路發來的使能信號EN先打開子單元里最右邊的MOS管,η位數據并行輸出。當信號從右往左傳輸,作為為η位并一串轉換電路,以上述過程類似,由控制電路發來的使能信號EN先打開子單元里最右邊的MOS管,η為并行信號存入子單元,之后能信號EN先關閉子單元里最右邊的MOS管,時鐘信號在cl、c2…cn依次打開子單元里最左邊的MOS管,數據串行輸出。這里的并一串轉換電路和串一并轉換電路并不限于上述電路結構,也不限于本實施例中給出的這種同時能實現并一串轉換和串一并轉換的功能,可以為其他實現類似功能的任意形式的 電路。本文檔來自技高網...
【技術保護點】
一種應用于熔絲電路的信號轉換電路,其特征在于:主要包括控制電路、1位電平轉換電路、并轉串電路和串轉并電路,所述控制電路對并轉串電路和串轉并電路進行控制,使得n位熔絲電路輸出的m位信號通過并轉串電路轉換為串行信號,然后經1位電平轉換電路實現電平轉換,最后通過串轉并電路將電平轉換后的信號并行m位輸出,這里m≤n。
【技術特征摘要】
1.一種應用于熔絲電路的信號轉換電路,其特征在于:主要包括控制電路、I位電平轉換電路、并轉串電路和串轉并電路,所述控制電路對并轉串電路和串轉并電路進行控制,使得η位熔絲電路輸出的m位信號通過并轉串電路轉換為串行信號,然后經I位電平轉換電路實現電平轉換,最后通過串轉并電路將電平轉換后的信號并行m位輸出,這里m < η。2.根據權利要求1所述的應用于熔絲電路的信號轉換電路,其特征在于:所述控制電路包括邏輯電路、對應于并轉串電路的時鐘電路A和計數電路Α、以及對應于串轉并電路的時鐘電路B和計數電路B,邏輯電路用于向并轉串電路、串轉并電路、時鐘電路和計數電路發出控制信號,并根...
【專利技術屬性】
技術研發人員:李曉駿,
申請(專利權)人:西安華芯半導體有限公司,
類型:新型
國別省市:陜西;61
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。