本實用新型專利技術(shù)涉及半導(dǎo)體電子元器件技術(shù)領(lǐng)域,特別涉及一種半導(dǎo)體元件;其結(jié)構(gòu)包括引線框架、半導(dǎo)體芯片和封裝外殼,所述半導(dǎo)體芯片裝載在所述引線框架,所述半導(dǎo)體芯片封裝在所述封裝外殼內(nèi),所述半導(dǎo)體芯片與所述引線框架的引腳通過導(dǎo)線連接,所述引腳設(shè)置為焊盤,且設(shè)置于所述封裝外殼底面;本實用新型專利技術(shù)縮小了半導(dǎo)體元件的體積,減少了半導(dǎo)體元件在PCB板上需要的布局空間,布局緊湊,減少了材料的使用量,降低成本,同時,縮短引腳的長度,降低通電狀態(tài)的電阻,減少功耗。(*該技術(shù)在2022年保護(hù)過期,可自由使用*)
【技術(shù)實現(xiàn)步驟摘要】
半導(dǎo)體元件
本技術(shù)涉及半導(dǎo)體電子元器件
,特別涉及一種半導(dǎo)體元件。
技術(shù)介紹
隨著半導(dǎo)體工業(yè)的高度發(fā)展,電子及半導(dǎo)體元件廣泛地應(yīng)用于日常生活中,如娛樂、教育、交通運輸及家電用品等方面。電子產(chǎn)品朝向設(shè)計復(fù)雜、尺寸小、重量輕及人性化等方面發(fā)展。引線框架一般用于半導(dǎo)體元件的封裝,在現(xiàn)有技術(shù)中,引線框架上的引腳類型主要分為I型引腳和J型引腳,這兩種類型的引腳都有部分設(shè)置在封裝外殼外,這使得半導(dǎo)體元件的體積較大,導(dǎo)致半導(dǎo)體元件在PCB板上需要更多的布局空間,不利于制作更小尺寸的電子產(chǎn)品。
技術(shù)實現(xiàn)思路
本技術(shù)的目的在于避免上述現(xiàn)有技術(shù)中的不足之處而提供一種半導(dǎo)體元件。本技術(shù)的目的通過以下技術(shù)方案實現(xiàn)提供了一種半導(dǎo)體元件,包括引線框架、半導(dǎo)體芯片和封裝外殼,所述半導(dǎo)體芯片裝載在所述引線框架,所述半導(dǎo)體芯片封裝在所述封裝外殼內(nèi),所述半導(dǎo)體芯片與所述引線框架的引腳通過導(dǎo)線連接,所述引腳設(shè)置為焊盤,且設(shè)置于所述封裝外殼底面。其中,所述引腳設(shè)置為圓形。其中,所述引腳設(shè)置為矩形。其中,所述引腳設(shè)置于所述引線框架的邊緣。本技術(shù)的有益效果一種半導(dǎo)體元件,包括引線框架、半導(dǎo)體芯片和封裝外殼,所述半導(dǎo)體芯片裝載于所述引線框架,所述半導(dǎo)體芯片封裝在所述封裝外殼內(nèi),所述半導(dǎo)體芯片與所述引線框架的引腳通過導(dǎo)線連接,所述引腳設(shè)置為焊盤,且設(shè)置于所述封裝外殼底面,所述引腳采用焊盤的設(shè)計,且設(shè)置于所述封裝外殼的底面,縮小了半導(dǎo)體元件的體積,減少了半導(dǎo)體元件在PCB板上需要的布局空間,布局緊湊,減少了材料的使用量,降低成本,同時,縮短引腳的長度,降低通電狀態(tài)的電阻,減少功耗。附圖說明利用附圖對本技術(shù)作進(jìn)一步說明,但附圖中的實施例不構(gòu)成對本技術(shù)的任何限制,對于本領(lǐng)域的普通技術(shù)人員,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)以下附圖獲得其它的附圖。圖1為本技術(shù)的一種半導(dǎo)體元件的結(jié)構(gòu)示意圖。圖2為本技術(shù)的一種半導(dǎo)體元件的另一視角的結(jié)構(gòu)示意圖。圖3為本技術(shù)的一種半導(dǎo)體元件的內(nèi)部結(jié)構(gòu)示意圖。附圖標(biāo)記1-半導(dǎo)體芯片、2-封裝外殼、3-引腳、4-導(dǎo)線。具體實施方式結(jié)合以下實施例對本技術(shù)作進(jìn)一步描述。本技術(shù)的一種半導(dǎo)體元件的具體實施方式,如圖1、圖2和圖3所示,包括引線框架、半導(dǎo)體芯片I和封裝外殼2,所述半導(dǎo)體芯片I裝載于所述引線框架,所述半導(dǎo)體芯片 I封裝在所述封裝外殼2內(nèi),所述半導(dǎo)體芯片I與所述引線框架的引腳3通過導(dǎo)線4連接, 所述引腳3設(shè)置為焊盤結(jié)構(gòu),且設(shè)置于所述封裝外殼2的底面。所述引腳3采用焊盤的設(shè)計,焊盤為表面貼裝的單元,且設(shè)置于所述封裝外殼2的底面,即與現(xiàn)有技術(shù)相比所述引腳3不露出所述封裝外殼2,縮小了半導(dǎo)體元件的體積,減少了半導(dǎo)體元件在PCB板上需要的布局空間,布局緊湊,減少了材料的使用量,降低成本, 同時,縮短引腳3的長度,降低通電狀態(tài)的電阻,減少功耗。優(yōu)選地,所述引腳3設(shè)置為圓形或矩形。優(yōu)選地,所述引腳3設(shè)置于所述引線框架的邊緣,由于半導(dǎo)體元件應(yīng)做得盡量小, 引腳3與引腳3之間的距離也將很小,通過把引腳3設(shè)置于邊緣可以盡量地增大引腳3與引腳3間的距離,以便于半導(dǎo)體元件焊接至PCB板時,兩相鄰的焊錫不會熔融到一起。最后應(yīng)當(dāng)說明的是,以上實施例僅用以說明本技術(shù)的技術(shù)方案,而非對本技術(shù)保護(hù)范圍的限制,盡管參照較佳實施例對本技術(shù)作了詳細(xì)地說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解,可以對本技術(shù)的技術(shù)方案進(jìn)行修改或者等同替換,而不脫離本技術(shù)技術(shù)方案的實質(zhì)和范圍。權(quán)利要求1.半導(dǎo)體元件,包括引線框架、半導(dǎo)體芯片和封裝外殼,所述半導(dǎo)體芯片裝載于所述引線框架,所述半導(dǎo)體芯片封裝在所述封裝外殼內(nèi),所述半導(dǎo)體芯片與所述引線框架的引腳通過導(dǎo)線連接,其特征在于所述引腳設(shè)置為焊盤結(jié)構(gòu),且設(shè)置于所述封裝外殼的底面。2.根據(jù)權(quán)利要求1所述的半導(dǎo)體元件,其特征在于所述引腳設(shè)置為圓形。3.根據(jù)權(quán)利要求1所述的半導(dǎo)體元件,其特征在于所述引腳設(shè)置為矩形。4.根據(jù)權(quán)利要求1至3任意一項所述的半導(dǎo)體元件,其特征在于所述引腳設(shè)置于所述引線框架的邊緣。專利摘要本技術(shù)涉及半導(dǎo)體電子元器件
,特別涉及一種半導(dǎo)體元件;其結(jié)構(gòu)包括引線框架、半導(dǎo)體芯片和封裝外殼,所述半導(dǎo)體芯片裝載在所述引線框架,所述半導(dǎo)體芯片封裝在所述封裝外殼內(nèi),所述半導(dǎo)體芯片與所述引線框架的引腳通過導(dǎo)線連接,所述引腳設(shè)置為焊盤,且設(shè)置于所述封裝外殼底面;本技術(shù)縮小了半導(dǎo)體元件的體積,減少了半導(dǎo)體元件在PCB板上需要的布局空間,布局緊湊,減少了材料的使用量,降低成本,同時,縮短引腳的長度,降低通電狀態(tài)的電阻,減少功耗。文檔編號H01L23/31GK202839596SQ20122046902公開日2013年3月27日 申請日期2012年9月14日 優(yōu)先權(quán)日2012年9月14日專利技術(shù)者韓福彬 申請人:杰群電子科技(東莞)有限公司本文檔來自技高網(wǎng)...
【技術(shù)保護(hù)點】
半導(dǎo)體元件,包括引線框架、半導(dǎo)體芯片和封裝外殼,所述半導(dǎo)體芯片裝載于所述引線框架,所述半導(dǎo)體芯片封裝在所述封裝外殼內(nèi),所述半導(dǎo)體芯片與所述引線框架的引腳通過導(dǎo)線連接,其特征在于:所述引腳設(shè)置為焊盤結(jié)構(gòu),且設(shè)置于所述封裝外殼的底面。
【技術(shù)特征摘要】
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:韓福彬,
申請(專利權(quán))人:杰群電子科技東莞有限公司,
類型:實用新型
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。