本發明專利技術提供了一種多片高速ADC芯片的同步方法及裝置,相應的方法包括將輸入的時鐘信號經過一分若干路的差分時鐘緩沖器,產生若干路同頻同相的差分時鐘,并且差分時鐘的路數比ADC芯片的數量多一個;將一路差分時鐘作為一片D觸發器的數據鎖存時鐘,將剩余的每一路差分時鐘分別作為一片ADC芯片的采樣時鐘,其中作為D觸發器的數據鎖存時鐘的差分時鐘與所有作為ADC芯片的采樣時鐘的差分時鐘均是反相的。本發明專利技術既可以保證多片ADC芯片的同步信號同時到達多片ADC芯片,使多片ADC芯片同時開始采集數據,又能滿足同步信號相對于ADC芯片采樣時刻點的建立時間和保持時間。
【技術實現步驟摘要】
本專利技術涉及一種多片高速ADC芯片的同步方法及裝置,屬于通信和雷達
技術介紹
在通信和雷達領域,經常需要對多路高速模擬信號進行同步采集。對于多路模擬信號同步采集,通常的做法是在一片ADC芯片內部集成多個ADC核,每個ADC核有自己的模擬輸入端口,共用同一個米樣輸入時鐘。由于同一個芯片內的多個ADC核共用同一個米樣時鐘,可以保證多個ADC核能同步工作。在實際應該中,如果一片ADC芯片能同時采集的模擬信號路數不能滿足要求,就需要多片ADC芯片同時采集,而不同ADC芯片在工作時,由于芯片內部的差異,或者各個ADC芯片開始工作的邏輯狀態不同,不能保證采集的多路信號 同步。
技術實現思路
本專利技術為解決現有的多片ADC芯片同時采集多路模擬信號時存在的不能保證采集的多路模擬信號同步的問題,進而提供了一種多片高速ADC芯片的同步方法及裝置。為此,本專利技術提供了如下的技術方案一種多片高速ADC芯片的同步方法,包括將輸入的時鐘信號經過一分若干路的差分時鐘緩沖器,產生若干路同頻同相的差分時鐘,并且所述差分時鐘的路數比ADC芯片的數量多一個;將一路所述差分時鐘作為一片D觸發器的數據鎖存時鐘,將剩余的每一路所述差分時鐘分別作為一片ADC芯片的采樣時鐘,其中作為D觸發器的數據鎖存時鐘的所述差分時鐘與所有作為ADC芯片的采樣時鐘的所述差分時鐘均是反相的。—種多片聞速ADC芯片的同步裝直,包括差分時鐘產生模塊,用于將輸入的時鐘信號經過一分若干路的差分時鐘緩沖器,產生若干路同頻同相的差分時鐘,并且所述差分時鐘的路數比ADC芯片的數量多一個;時鐘同步模塊,用于將一路所述差分時鐘作為一片D觸發器的數據鎖存時鐘,將剩余的每一路所述差分時鐘分別作為一片ADC芯片的采樣時鐘,其中作為D觸發器的數據鎖存時鐘的所述差分時鐘與所有作為ADC芯片的采樣時鐘的所述差分時鐘均是反相的。本專利技術通過采用與ADC芯片的采樣時鐘反相的差分時鐘作為D觸發器的數據鎖存時鐘,在ADC芯片采樣時刻點發生前半個時鐘周期鎖存ADC芯片的同步信號,這樣既可以保證多片ADC芯片的同步信號同時到達多片ADC芯片,使多片ADC芯片同時開始采集數據,又能滿足同步信號相對于ADC芯片采樣時刻點的建立時間和保持時間。附圖說明為了更清楚地說明本專利技術實施例的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本專利技術的一些實施例,對于本領域普通技術人員來講,在不付出創造性勞動性的前提下,還可以根據這些附圖獲得其他的附圖。圖I是本專利技術的具體實施方式提供的多片高速ADC芯片的同步方法的流程示意圖;圖2是本專利技術的具 體實施方式提供實現兩片高速ADC芯片的同步方法的電路原理示意圖; 圖3是本專利技術的具體實施方式提供的兩片高速ADC芯片的同步時序信號示意圖;圖4是本專利技術的具體實施方式提供的多片高速ADC芯片的同步裝置的結構示意圖。具體實施例方式下面將結合本專利技術實施例中的附圖,對本專利技術實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本專利技術一部分實施例,而不是全部的實施例。基于本專利技術中的實施例,本領域普通技術人員在沒有作出創造勞動前提下所獲得的所有其他實施例,都屬于本專利技術保護的范圍。本具體實施方式提供的是一種多片高速ADC芯片的同步方法,如圖I所示,包括步驟11,將輸入的時鐘信號經過一分若干路的差分時鐘緩沖器,產生若干路同頻同相的差分時鐘,并且差分時鐘的路數比ADC芯片的數量多一個。具體的,一分若干路的差分時鐘緩沖器可采用MICREL公司生產的SY58021芯片,該芯片可以實現一路差分時鐘輸入,四路差分時鐘輸出。D觸發器可采用ON Semiconductor公司生產的NB4L52芯片,該芯片能夠通過時鐘觸發鎖存ADC的同步信號。ADC芯片可采用e2v公司的EV10AQ190A芯片,該芯片可以實現5G采樣時鐘輸入,并具有多片同步功能。在本具體實施方式中,以對輸入的時鐘信號經過一路輸入三路輸出進行詳細說明,則ADC芯片的數量為兩個,D觸發器的數量為一個,實現兩片高速ADC芯片的同步方法的電路結構如圖2所示。步驟12,將一路差分時鐘作為一片D觸發器的數據鎖存時鐘,將剩余的每一路差分時鐘分別作為一片ADC芯片的采樣時鐘,其中作為D觸發器的數據鎖存時鐘的差分時鐘與所有作為ADC芯片的采樣時鐘的差分時鐘均是反相的。具體的,將作為D觸發器的數據鎖存時鐘的差分時鐘與所有作為ADC芯片的采樣時鐘述差分時鐘均是反相的連接方法包括將一分若干路的差分時鐘緩沖器輸出的差分時鐘的CLK端接ADC芯片的CLK端,將一分若干路的差分時鐘緩沖器輸出的差分時鐘的CLKN端接ADC芯片的CLKN端;將一分若干路的差分時鐘緩沖器輸出的差分時鐘的CLK端接D觸發器的CLKN端,將一分若干路的差分時鐘緩沖器輸出的差分時鐘的CLKN端接D觸發器的LCK 端。如圖3所示,由于差分時鐘緩沖器輸出的時鐘的反相端接D觸發器的時鐘輸入端,因此在差分時鐘對的CLKN端的上升沿,鎖存同步SYNC信號,D觸發器的輸出SYNC_new的上升沿和下降沿都發生在差分時鐘對的CLKN端的上升沿(或差分時鐘對的CLK端的下降沿)。由于在ADC芯片內部采樣時鐘是輸入時鐘CLK的二分頻,且是上升沿進行數據采樣,因此SYNC_new信號的上升沿發生在采樣時刻點前一個時刻點,SYNC_new信號的下升沿發生在采樣時刻點后一個時刻點,SYNC_new信號滿足相對于采樣時刻點的建立時間和保持時間要求。如果SYNC_new到達兩片ADC的時刻相同,可以保證經過D觸發器后的同步信號同時到達ADC芯片,ADC芯片能同時開始采集信號,從而保證了兩片ADC芯片的時鐘同步。采用本具體實施方式提供的技術方案,通過采用與ADC芯片的采樣時鐘反相的差分時鐘作為D觸發器的數據鎖存時鐘,在ADC芯片采樣時刻點發生前半個時鐘周期鎖存ADC芯片的同步信號,這樣既可以保證多片ADC芯片的同步信號同時到達多片ADC芯片,使多片ADC芯片同時開始采集數據,又能滿足同步信號相對于ADC芯片采樣時刻點的建立時間和保持時間。需要說明的是,本領域普通技術人員可以理解實現上述各方法實施例中的全部或部分步驟是可以通過程序來指令相關的硬件完成,相應的程序可以存儲于一種計算機存儲介質中。本專利技術的具體實施方式還提供了一種多片高速ADC芯片的同步裝置,如圖4所示,·包括差分時鐘產生模塊41,用于將輸入的時鐘信號經過一分若干路的差分時鐘緩沖器,產生若干路同頻同相的差分時鐘,并且差分時鐘的路數比ADC芯片的數量多一個;時鐘同步模塊42,用于將一路差分時鐘作為一片D觸發器的數據鎖存時鐘,將剩余的每一路差分時鐘分別作為一片ADC芯片的采樣時鐘,其中作為D觸發器的數據鎖存時鐘的差分時鐘與所有作為ADC芯片的采樣時鐘的差分時鐘均是反相的。可選的,在時鐘同步模塊42中可以包括正向連接子模塊,用于將一分若干路的差分時鐘緩沖器輸出的差分時鐘的CLK端接ADC芯片的CLK端,將一分若干路的差分時鐘緩沖器輸出的差分時鐘的CLKN端接ADC芯片的CLKN端;反相連接子模塊,用于將一分若干路的差分時鐘緩沖器輸出的差分時鐘的CLK端接D觸發器的CLKN端,將一分若干路的差分時鐘緩沖器輸出的差分時本文檔來自技高網...
【技術保護點】
一種多片高速ADC芯片的同步方法,其特征在于,包括:將輸入的時鐘信號經過一分若干路的差分時鐘緩沖器,產生若干路同頻同相的差分時鐘,并且所述差分時鐘的路數比ADC芯片的數量多一個;將一路所述差分時鐘作為一片D觸發器的數據鎖存時鐘,將剩余的每一路所述差分時鐘分別作為一片ADC芯片的采樣時鐘,其中作為D觸發器的數據鎖存時鐘的所述差分時鐘與所有作為ADC芯片的采樣時鐘的所述差分時鐘均是反相的。
【技術特征摘要】
【專利技術屬性】
技術研發人員:房東旭,金宏志,韓連印,
申請(專利權)人:北京華力創通科技股份有限公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。