• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    數據傳輸裝置與數據傳輸方法制造方法及圖紙

    技術編號:11366906 閱讀:67 留言:0更新日期:2015-04-29 17:15
    本發明專利技術提供數據傳輸裝置與數據傳輸方法,數據傳輸裝置設置于操作在不同的數據速率的兩個網絡層,所述數據傳輸裝置耦接至時鐘產生器,所述時鐘產生器為下層網路層提供參考時鐘,且所述時鐘產生器耦接至具有整數分頻因子的頻率合成器以依據所述參考時鐘及整數分頻因子,為上層網絡層產生分頻時鐘,所述數據傳輸裝置包括:第一處理電路相應于所述上層網絡層,耦接至所述頻率合成器,使用所述分頻時鐘作為所述第一處理電路的操作頻率來接收與發送數據;第二處理電路,相應于下層網絡層,所述第二處理電路耦接至所述時鐘產生器及第一處理電路,自所述第一處理電路接收數據,使用所述參考時鐘作為所述第二處理電路內的編碼數據的操作頻率;其中,所述分頻時鐘產生自具有整數分頻因子的頻率合成器。本發明專利技術提供數據傳輸裝置與數據傳輸方法能防止數據回流。

    【技術實現步驟摘要】
    數據傳輸裝置與數據傳輸方法
    本專利技術的涉及數據傳輸方法與系統,特別涉及頻率合成方法與裝置。
    技術介紹
    一般而言,常規設備設置在兩個執行不同數據速率的網絡層內,可采用分數時鐘分頻器,以獲得與使用分頻時鐘作為一個網絡層的操作頻率。然而,采用分數時鐘分頻器必然引入顯著電路成本,并增加電路設計的難度。因此,重要的是要提供一種新的方案來解決這個問題。
    技術實現思路
    本專利技術的目的是提供一種數據傳輸裝置,以及相應的方法,以解決上述問題的數據傳輸系統。依據本專利技術的一方面,一數據傳輸裝置設置于執行在不同的數據速率的兩個網絡層,所述數據傳輸裝置耦接至時鐘產生器,所述時鐘產生器為下層網絡層提供參考時鐘,且所述時鐘產生器耦接至具有整數分頻因子的頻率合成器以依據所述參考時鐘及整數分頻因子,為上層網絡層產生分頻時鐘,所述數據傳輸裝置包括:第一處理電路相應于所述上層網絡層,耦接至所述頻率合成器,使用所述分頻時鐘作為所述第一處理電路的操作頻率來接收與發送數據;第二處理電路,相應于所述下層網絡層,所述第二處理電路耦接至所述時鐘產生器及所述第一處理電路,自所述第一處理電路接收數據,且使用所述參考時鐘作為所述第二處理電路內的編碼數據的操作頻率,所述分頻時鐘的頻率高于上述上層網絡層執行的數據速率,所述第一處理電路被配置于依據所述第二處理電路通知的信號調整所述第一處理電路的發送數據的速率,以避免數據溢出或者回流。本專利技術的另一方面,一種數據傳輸方法,用于設置在兩個操作在不同數據速率網絡層內的數據傳輸系統,所述數據傳輸方法包括:使用時鐘產生器為下層網絡層提供參考時鐘;使用有整數分頻因子的頻率合成器,依據所述參考時鐘及所述整數分頻因子為上層網絡層產生分頻時鐘;相應于所述上層網絡層,使用所述分頻時鐘作為第一處理電路的操作頻率來接收與發送數據,所述分頻時鐘的頻率高于上述上層網絡層執行的數據速率;相應于所述下層網絡層,所述第二處理電路耦接至所述時鐘產生器及第一處理電路,自所述第一處理電路接收數據,使用所述參考時鐘作為所述第二處理電路內的編碼數據的操作頻率;及依據所述第二處理電路通知的信號,選擇性地調整所述第一處理電路的發送數據的速率,以避免數據溢出或回流;其中,所述分頻時鐘產自具有整數分頻因子的頻率合成器。本專利技術的另一方面,一種數據傳輸系統相應于兩個操作在不同數據速率的網絡層,其包括:時鐘產生器,為下層網絡層提供參考時鐘;具有整數分頻因子的頻率合成器,耦接至所述時鐘產生器,以依據所述參考時鐘與所述整數分頻因子,為上層網絡層產生分頻時鐘;第一處理電路相應于所述上層網絡層,耦接至所述頻率產生器,使用所述分頻時鐘作為所述第一處理電路的操作頻率來接收與發送數據;第二處理電路,相應于下層網絡層,所述第二處理電路耦接至所述時鐘產生器及第一處理電路,自所述第一處理電路接收數據,使用所述參考時鐘作為所述第二處理電路內的編碼數據的操作頻率,所述分頻時鐘的頻率高于上述上層網絡層執行的數據速率,所述第一處理電路被配置于依據所述第二處理電路通知的信號調整所述第一處理電路的發送數據的速率,以避免數據溢出或者回流。上述專利技術的目的在本領域的普通技術人員閱讀本申請的優選實施例后可以毫無疑義得到,下面將結合圖示對上述優選的技術方案進行詳細說明。【附圖說明】圖1為依據本專利技術一實施方式的數據傳輸系統的示意圖。圖2為第一時間周期EL與第二時間周期DL的不同范例的示意圖。圖3為圖1中的第二處理電路發出時鐘使能信號以使能/禁用所述第一處理電路的數據輸出/處理的狀態示意圖。圖4A為低位水印的第一范例示意圖。圖4B為低位水印的第二范例示意圖。圖5為圖1所示的第一處理電路的操作流程圖。圖6為數據寬度Win為8倍Wout,如8*Wout的范例的示意圖。圖7為圖1中的第一處理電路結合圖6的操作流程圖。【具體實施方式】請參照圖1,所示的為依據本專利技術一個實施方式的數據傳輸系統100的示意圖。所述數據傳輸系統100包括時鐘產生器105、頻率合成器110及數據傳輸裝置115。所述數據傳輸裝置115包括第一處理電路1151及第二處理電路1152。所述第一處理電路1151包括第一控制單元1153、第一緩存器1154及多工器1155。所述第二處理單元1152包括第二控制單元1156、第二緩存器1157及編碼器1158。所述數據傳輸系統相應于兩不同網絡層,分別執行不同數據速率的上層網絡層及下層網絡層(upperandlowernetworklayers)。因此,所述數據傳輸裝置115設置于所述兩個操作于不同數據速率的網絡層內。所述數據傳輸裝置115耦接至所述時鐘產生器105,所述時鐘產生器105為下層網絡層提供參考時鐘CLK1,且耦接至具有整數分頻因子的所述頻率合成器110,所述頻率合成器110依據所述參考時鐘CLK1及所述整數分頻因子,為上層網絡層產生分頻時鐘CLK2。所述第一處理電路1151和所述第二處理電路1152及所述編碼器1158分別使用相應的操作頻率來處理數據發送和數據接收。所述操作頻率來源于所述頻率合成器110的輸出和所述時鐘產生器105的輸出。所述第一處理電路1151相應于所述上層網絡層,被用于使用分頻時鐘CLK2作為其操作頻率來接收及發送數據。所述第二處理電路1152相應于所述下層網絡層,使用所述分頻時鐘CLK2作為其操作頻率來接收及發送數據。所述編碼器1158相應于所述下層網絡層,被用于使用所述參考時鐘CLK1作為其編碼數據的操作頻率來接收及發送數據。所述時鐘產生器105用于產生參考時鐘CLK1及未設置于所述下層網絡層的所述第二處理電路1152提供所述參考時鐘CLK1。所述第二處理電路1152采用所述參考時鐘CLK1作為其操作頻率為處理數據傳輸及接收執行數據編碼。舉例來說,若所述下層網絡層為一物理層(physical(PHY)layer)且基于10-通道接口(10-Laneinterface),在PHY層內,發送的幀以64B/66B編碼,所述時鐘產生器105產生頻率為10.3125GHz的所述參考時鐘CLK1,且所述編碼器1158采用所述頻率10.3125GHz作為所述操作頻率以處理數據的發送與接收。另外,所述時鐘產生器105還未所述頻率合成器110提供所述參考時鐘CLK1,且具有所述整數分頻因子的頻率合成器用于依據所述參考時鐘CLK1及所述整數分頻因子產生所述分頻時鐘CLK2。所述具有整數分頻因子的頻率合成器110可以通過使用一整數時鐘分頻器來實現。所述頻率合成器110為設置于所述上層網絡內的所述第一處理電路1151提供所述分頻時鐘CLK2.所述第一處理電路1151采用所述分頻時鐘CLK2的頻率作為其操作頻率以處理數據的發送與接收。舉例來說,若所述上層網絡層為數據鏈路層(即介質訪問控制層(mediumaccesscontrol(MAC)layer)),且基于10-通道界面,在PHY層內,發送的幀以64B/66B編碼。所述整數分頻因子被選擇為18,且因此,所述分頻時鐘CLK2的頻率為572MHz;頻率10.3125GHz除以18等于572MHz。所述第一處理單元1151采用頻率572MHz作為其操作頻率。值得注意的是,PHY層與MAC層實際上被指定可操作于不同的數據速率10.3125本文檔來自技高網...
    數據傳輸裝置與數據傳輸方法

    【技術保護點】
    一數據傳輸裝置設置于操作在不同的數據速率的兩個網絡層,所述數據傳輸裝置耦接至時鐘產生器,所述時鐘產生器為下層網路層提供參考時鐘,且所述時鐘產生器耦接至具有整數分頻因子的頻率合成器以依據所述參考時鐘及整數分頻因子,為上層網絡層產生分頻時鐘,所述數據傳輸裝置包括:第一處理電路相應于所述上層網絡層,耦接至所述頻率合成器,使用所述分頻時鐘作為所述第一處理電路的操作頻率來接收與發送數據;第二處理電路,相應于所述下層網絡層,所述第二處理電路耦接至所述時鐘產生器及所述第一處理電路,自所述第一處理電路接收數據,且使用所述參考時鐘作為所述第二處理電路內的編碼數據的操作頻率。

    【技術特征摘要】
    2013.10.29 US 14/065,4361.一數據傳輸裝置,設置于操作在不同的數據速率的兩個網絡層,所述數據傳輸裝置耦接至時鐘產生器,所述時鐘產生器為下層網絡層提供參考時鐘,且所述時鐘產生器耦接至具有整數分頻因子的頻率合成器以依據所述參考時鐘及整數分頻因子,為上層網絡層產生分頻時鐘,所述數據傳輸裝置包括:第一處理電路,相應于所述上層網絡層,耦接至所述頻率合成器,使用所述分頻時鐘作為所述第一處理電路的操作頻率來接收與發送數據;第二處理電路,相應于所述下層網絡層,所述第二處理電路耦接至所述時鐘產生器及所述第一處理電路,自所述第一處理電路接收數據,且使用所述參考時鐘作為所述第二處理電路內的編碼數據的操作頻率,所述分頻時鐘的頻率高于上述上層網絡層執行的數據速率,所述第一處理電路被配置于依據所述第二處理電路通知的信號調整所述第一處理電路的發送數據的速率,以避免數據溢出或者回流。2.如權利要求1所述的數據傳輸裝置,其特征在于,所述第二處理電路通知的所述信號為觸發信號,且所述第一處理電路被配置于依據所述觸發信號,動態的使能/禁用數據發送與接收,以調整所述第一處理電路的發送數據的速率。3.如權利要求2所述的數據傳輸裝置,其特征在于,所述第一處理電路被配置于當接收所述觸發信號,為特定的時間周期禁用所述分頻時鐘的接收,且所述第一處理電路被配置于當所述特定的時間周期結束后使能所述分頻時鐘的接收。4.如權利要求2所述的數據傳輸裝置,其特征在于,所述第二處理電路包括用于存儲數據的第二緩存器,且所述第二處理電路響應于所述第二緩存器已滿的事件發送觸發信號至所述第一處理電路,且所述第一處理電路依據所述觸發信號禁用所述第一處理電路的數據發送與接收。5.如權利要求2所述的數據傳輸裝置,其特征在于,所述第一處理電路包括第一緩存器用于存儲數據,且所述第一處理電路僅在偵測到所述第一緩存器的數據高于特定臨界值時,使能所述第一處理電路的數據發送。6.如權利要求2所述的數據傳輸裝置,其特征在于,所述第一處理電路被配置于依據所述觸發信號周期性地使能/禁用所述第一處理電路的數據發送與接收。7.如權利要求2所述的數據傳輸裝置,其特征在于,所述上層網絡層的數據接收的速率是所述上層網絡層的數據發送的速率的多倍;且,所述第一處理電路包括第一緩存器用于存儲數據,且所述第一處理電路被配置于依據偵測到所述第一緩存器的數據高于特定臨界值時,使能所述第一處理電路的數據發送。8.一種數據傳輸方法,用于設置在執行不同數據速率的兩個網絡層內的數據傳輸系統,所述數據傳輸方法包括:使用時鐘產生器為下層網絡層提供參考時鐘;使用有整數分頻因子的頻率合成器,依據所述參考時鐘及所述整數分頻因子為上層網絡層產生分頻時鐘;相應于所述上層網絡層,使用所述分頻時鐘作為第一處理電路的操作頻率來接收與發送數據,所述分頻時鐘的頻率高于上述上...

    【專利技術屬性】
    技術研發人員:林奇鋒許功炎粘宇邦
    申請(專利權)人:聯發科技股份有限公司
    類型:發明
    國別省市:中國臺灣;71

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 亚洲国产精品无码专区| 免费无码一区二区三区| 亚洲av无码乱码在线观看野外| 无码任你躁久久久久久| 国产午夜无码视频免费网站| 亚洲AV无码成人网站久久精品大| 亚洲中文字幕久久无码| 中文字幕无码日韩专区免费| 免费A级毛片无码无遮挡内射| 国产精品午夜无码体验区| 无码H肉动漫在线观看| 亚洲av无码成人精品区在线播放| 亚洲av片不卡无码久久| 成人无码A区在线观看视频| 特级毛片内射www无码| 国产午夜精品无码| 国产亚洲?V无码?V男人的天堂 | 精品久久久久久无码人妻中文字幕| 亚洲AⅤ无码一区二区三区在线 | 无码午夜人妻一区二区不卡视频| 亚洲av无码专区国产乱码在线观看| 永久免费无码网站在线观看个| 精品国产a∨无码一区二区三区| 国产成人无码一区二区在线观看| 免费a级毛片无码av| 亚洲AV无码国产剧情| 啊灬啊别停灬用力啊无码视频| 久久精品亚洲中文字幕无码网站| 中文字幕无码视频专区| 无码喷水一区二区浪潮AV| 少妇极品熟妇人妻无码| 午夜无码熟熟妇丰满人妻| 亚洲AV无码精品国产成人| 免费无码又爽又刺激聊天APP| 2021无码最新国产在线观看| 91精品无码久久久久久五月天| 亚洲av无码乱码国产精品| 西西午夜无码大胆啪啪国模| 久久久久亚洲av无码尤物| 亚洲国产精品无码专区| 无码精品久久久天天影视|