溫馨提示:您尚未登錄,請(qǐng)點(diǎn) 登陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。
本發(fā)明提供一種半導(dǎo)體集成電路。減輕保護(hù)元件與保護(hù)環(huán)區(qū)域之間的薄弱點(diǎn)被破壞的危險(xiǎn)性。半導(dǎo)體集成電路為了形成靜電保護(hù)電路的保護(hù)元件(Mn2),具備第1導(dǎo)電類(lèi)型的半導(dǎo)體區(qū)域(P-Well)、第2導(dǎo)電類(lèi)型的第1雜質(zhì)區(qū)域(N)、以及由第1導(dǎo)電類(lèi)型的第...該專利屬于瑞薩電子株式會(huì)社所有,僅供學(xué)習(xí)研究參考,未經(jīng)過(guò)瑞薩電子株式會(huì)社授權(quán)不得商用。