本發明專利技術涉及一種2.4G無線射頻傳感器,包括第一CPU處理器和第一2.4G無線射頻模塊,所述第一CPU處理器與第一2.4G無線射頻模塊通信連接,其創新點在于:還包括第二CPU處理器和第二2.4G無線射頻模塊,所述第二CPU處理器與第二2.4G無線射頻模塊通信連接,所述第一CPU處理器和第二CPU處理器通過各自的串口連接并進行通信。本發明專利技術具有能有效提高無線射頻的通信效率,降低嵌入式程序的復雜度等優點。
【技術實現步驟摘要】
本專利技術涉及一種傳感器,具體涉及一種2.4G無線射頻傳感器。
技術介紹
現在基于2.4G的無線通信領域中,根據國際標準規定,開放的自由帶寬是以2.4835GHz為中心頻率的正負41.5MHz,即總共約83MHz的帶寬。在2.4G無線傳感器的應用上,各個廠家已經想盡一切辦法來降低與Wifi的沖突,但沖突降低后傳感器可用的空中帶寬將大大減小,同時與Wifi相比來看,無線傳感器更多的工作是在空中互通控制信號,如物聯定位系統中標簽調度信號等。控制信號一般是需要CPU實時計算得來的,而目前的無線傳感器可以實現600微秒一個控制信號,且信號時間間隔不大于I毫秒的產品是少之又少。為了提高這些指標,各個公司只能通過復雜的程序來獲得更高的邏輯,最后導致產品的研發周期和穩定性大打折扣。
技術實現思路
本專利技術的目的是,提供一種能有效提高無線射頻的通信效率,降低嵌入式程序復雜度的2.4G無線射頻傳感器,以克服現有技術的不足。為了達到上述目的,本專利技術的技術方案是:一種2.4G無線射頻傳感器,包括第一CPU處理器和第一 2.4G無線射頻模塊,所述第一 CPU處理器與第一 2.4G無線射頻模塊通信連接,其創新點在于:還包括第二 CPU處理器和第二 2.4G無線射頻模塊,所述第二 CPU處理器與第二 2.4G無線射頻模塊通信連接,所述第一 CPU處理器和第二 CPU處理器通過各自的串口連接并進行通信。在上述技術方案中,還包括第一接口電路,所述第一接口電路與第一 CPU處理器相應的輸入/出端電連接。在上述技術方案中,還包括第二接口電路,所述第二接口電路與第二 CPU處理器相應的輸入/出端電連接。在上述技術方案中,所述第二 CPU處理器與第二 2.4G無線射頻模塊通過各自的SPI總線接口進行連接并雙向通信。在上述技術方案中,所述第一 CPU處理器與第一 2.4G無線射頻模塊通過各自的SPI總線接口進行連接并雙向通信。在上述技術方案中,所述第一 CPU處理器和第二 CPU處理器采用的是型號為STM32F407的集成芯片、或者是型號為STM32F103的集成芯片,或者是型號為ATMega644的集成芯片,或者是型號為MSP430的集成芯片。在上述技術方案中,所述第一 CPU處理器和第二 CPU處理器采用的是相同型號的集成芯片,或者是不同型號的集成芯片。在上述技術方案中,所述第一 2.4G無線射頻模塊和第二 2.4G無線射頻模塊采用的是型號為NAN0PAN5375的無線射頻集成芯片,或者是CC2500的無線射頻集成芯片。在上述技術方案中,所述第一 2.4G無線射頻模塊和第二 2.4G無線射頻模塊采用的是相同型號的無線射頻集成芯片,或者是不同型號的無線射頻集成芯片。本專利技術所具有的積極效果是:由于本專利技術的2.4G無線射頻傳感器增加了一個CPU處理器和2.4G無線射頻模塊,使得由第一 CPU處理器和第一 2.4G無線射頻模塊構成了一組無線射頻控制模塊,第二 CPU處理器和第二 2.4G無線射頻模塊構成了另一組無線射頻控制模塊。兩組無線射頻控制模塊可以同時工作,若一組無線射頻控制模塊用來接收數據時,則另一組無線射頻控制模塊用來發送數據,或其中一組無線射頻控制模塊接收完數據時,可立即使用另一組無線射頻控制模塊繼續接收數據,而無需等待前一組無線射頻控制模塊完成后續所有處理操作才再次接收,因此,本專利技術可以大幅度提升傳感器的空中通信效率;也不需要復雜的軟件程序來嚴格控制時序,以節省單片機的運行程序時間,降低了嵌入式程序的復雜度;還可以完全避免2.4G無線收發集成芯片的狀態等待和內部緩存使用等待,提高了整個傳感器運行的穩定性。當然,若本專利技術其中一組無線射頻控制模塊出現故障,不能正常工作時,另一組無線射頻控制模塊能夠立即接手當前的工作,不會造成持續性的非期望結果。附圖說明圖1是本專利技術的第一 CPU處理器、第一 2.4G無線射頻模塊和第一接口電路的一種具體實施方式的電路原理示意 圖2是本專利技術的第二 CPU處理器、第二 2.4G無線射頻模塊和第二接口電路的一種具體實施方式的電路原理示意圖。具體實施例方式以下結合附圖以及給出的實施例,對本專利技術作進一步的說明,但并不局限于此。如圖1、2所示,一種2.4G無線射頻傳感器,包括第一 CPU處理器I和第一 2.4G無線射頻模塊2,所述第一 CPU處理器I與第一 2.4G無線射頻模塊2通信連接,其創新點在于:還包括第二 CPU處理器3和第二 2.4G無線射頻模塊4,所述第二 CPU處理器3與第二2.4G無線射頻模塊4通信連接,所述第一 CPU處理器I和第二 CPU處理器3通過各自的串口連接并進行通信。如圖1所示,本專利技術還包括第一接口電路5,所述第一接口電路5與第一 CPU處理器I相應的輸入/出端電連接。如圖2所示,本專利技術還包括第二接口電路6,所述第二接口電路6與第二 CPU處理器3相應的輸入/出端電連接。本專利技術分別通過第一接口電路5和第二接口電路6對相應的第一 CPU處理器I和第二 CPU處理器3的程序進行調試,當然,并不局限于此,也可以直接將程序燒錄在CPU處理器中。如圖2所示,所述第二 CPU處理器3與第二 2.4G無線射頻模塊4通過各自的SPI總線接口進行連接并雙向通信。如圖1所示,所述第一 CPU處理器I與第一 2.4G無線射頻模塊2通過各自的SPI總線接口進行連接并雙向通信。本專利技術所述第一 CPU處理器I和第二 CPU處理器3采用的是型號為STM32F407的集成芯片、或者是型號為STM32F103的集成芯片,或者是型號為ATMega644的集成芯片,或者是型號為MSP430的集成芯片。所述第一 CPU處理器I和第二 CPU處理器3采用的是相同型號的集成芯片,或者是不同型號的集成芯片。其中,型號為STM32F407的集成芯片和型號為STM32F103的集成芯片是由ST公司生產的,型號為ATMega644的集成芯片是由Atmel公司生產的,型號為MSP430的集成芯片是由TI公司生產的。當然,并不局限于此,第一 CPU處理器I和第二 CPU處理器3也可以采用其它型號的集成芯片。本專利技術所述第一 2.4G無線射頻模塊2和第二 2.4G無線射頻模塊4采用的是型號為NAN0PAN5375的無線射頻集成芯片,或者是型號為CC2500的無線射頻集成芯片。所述第一 2.4G無線射頻模塊2和第二 2.4G無線射頻模塊4采用的是相同型號的無線射頻集成芯片,或者是不同型號的無線射頻集成芯片。其中,型號為NAN0PAN5375的無線射頻集成芯片是由Nanotron公司生產的,型號為CC2500的無線射頻集成芯片是由TI公司生產的。當然,并不局限于此,第一 2.4G無線射頻模塊2和第二 2.4G無線射頻模塊4也可以采用其它型號的無線射頻集成芯片。本專利技術所述第一 CPU處理器I和第二 CPU處理器3將分別負責管理與各自SPI總線接口連接的第一 2.4G無線射頻模塊2和第二 2.4G無線射頻模塊4,包括控制無線射頻芯片的接收和發送數據等,第一 CPU處理器I和第二 CPU處理器3將通過各自的串口進行通信,完成調度和數據傳遞等。本文檔來自技高網...
【技術保護點】
一種2.4G無線射頻傳感器,包括第一CPU處理器(1)和第一2.4G無線射頻模塊(2),所述第一CPU處理器(1)與第一2.4G無線射頻模塊(2)通信連接,其特征在于:還包括第二CPU處理器(3)和第二2.4G無線射頻模塊(4),所述第二CPU處理器(3)與第二2.4G無線射頻模塊(4)通信連接,所述第一CPU處理器(1)和第二CPU處理器(3)通過各自的串口連接并進行通信。
【技術特征摘要】
1.一種2.4G無線射頻傳感器,包括第一 CPU處理器(I)和第一 2.4G無線射頻模塊(2),所述第一 CPU處理器(I)與第一 2.4G無線射頻模塊(2)通信連接,其特征在于:還包括第二 CPU處理器(3)和第二 2.4G無線射頻模塊(4),所述第二 CPU處理器(3)與第二 2.4G無線射頻模塊(4)通信連接,所述第一 CPU處理器(I)和第二 CPU處理器(3)通過各自的串口連接并進行通信。2.根據權利要求1所述的2.4G無線射頻傳感器,其特征在于:還包括第一接口電路(5),所述第一接口電路(5)與第一CPU處理器(I)相應的輸入/出端電連接。3.根據權利要求1所述的2.4G無線射頻傳感器,其特征在于:還包括第二接口電路(6),所述第二接口電路(6)與第二CPU處理器(3)相應的輸入/出端電連接。4.根據權利要求1所述的2.4G無線射頻傳感器,其特征在于:所述第二CPU處理器(3)與第二 2.4G無線射頻模塊(4)通過各自的SPI總線接口進行連接并雙向通信。5.根據權利要求1所述的2.4G無線射頻傳感器,其特征在于:所述第一CPU處理...
【專利技術屬性】
技術研發人員:曹元,王宇飛,李俊,曹中,仲成成,張明坤,
申請(專利權)人:常州南京大學高新技術研究院,江蘇唐恩科技有限公司,南京大學,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。