本發(fā)明專利技術(shù)公開了一種柵極驅(qū)動(dòng)電路、顯示模組和顯示器,屬于顯示領(lǐng)域,為解決現(xiàn)有技術(shù)中顯示模組的功耗較大的問題而設(shè)計(jì)。一種柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的薄膜晶體管的柵極,所述柵極驅(qū)動(dòng)電路,包括:逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括:第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述薄膜晶體管的柵極驅(qū)動(dòng)信號(hào)。
【技術(shù)實(shí)現(xiàn)步驟摘要】
本專利技術(shù)涉及顯示領(lǐng)域,尤其涉及一種柵極驅(qū)動(dòng)電路、顯示模組和顯示器。
技術(shù)介紹
液晶顯示器具有重量輕、厚度薄以及功耗低等優(yōu)點(diǎn),從而廣泛應(yīng)用于電視、手機(jī)和手機(jī)等電子產(chǎn)品中。在現(xiàn)有液晶顯示器中,柵極驅(qū)動(dòng)電路可以形成于陣列基板上,從而形成柵極驅(qū)動(dòng)陣列基板(Gate drive On Array,以下簡(jiǎn)稱GOA)的面板,即GOA面板。其中,在柵極驅(qū)動(dòng)電路中包含級(jí)連的若干移位寄存器,在每一級(jí)移位寄存器之間控制信號(hào)會(huì)產(chǎn)生衰減。在上述GOA面板中,會(huì)出現(xiàn)薄膜晶體管(Thin-Film Transistor,以下簡(jiǎn)稱TFT)閾值電壓漂移的現(xiàn)象,此時(shí)為了維持TFT的特性,則需要加大TFT的尺寸,這樣一來,會(huì)導(dǎo)致柵極驅(qū)動(dòng)電路的負(fù)載增大,并提高GOA面板的負(fù)載,進(jìn)而增大了 GOA面板的功耗。
技術(shù)實(shí)現(xiàn)思路
本專利技術(shù)的實(shí)施例提供一種小功耗的柵極驅(qū)動(dòng)電路、顯示模組和顯示器。為達(dá)到上述目的,本專利技術(shù)的實(shí)施例采用如下技術(shù)方案第一方面,本專利技術(shù)提供了一種柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的TFT的柵極;所述柵極驅(qū)動(dòng)電路,包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述薄膜晶體管的柵極驅(qū)動(dòng)信號(hào)。第二方面,本專利技術(shù)提供了一種顯示模組,包括陣列基板,所述陣列基板上設(shè)有柵線,所述柵線之間設(shè)置有像素單元,所述像素單元內(nèi)設(shè)有TFT,所述柵線與所述TFT的柵極相連接;所述顯示模組還包括與所述柵線連接的柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的TFT的柵極;所述柵極驅(qū)動(dòng)電路包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述TFT的柵極驅(qū)動(dòng)信號(hào)。第三方面,本專利技術(shù)提供了一種顯示器,包括顯示模組;所述顯示模組,包括陣列基板,所述陣列基板上設(shè)有柵線,所述柵線之間設(shè)置有像素單元,所述像素單元內(nèi)設(shè)有TFT,所述柵線與所述TFT的柵極相連接;所述顯示模組還包括與所述柵線連接的柵極驅(qū)動(dòng)電路用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的TFT的柵極;所述柵極驅(qū)動(dòng)電路包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端,其中,所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào),所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述TFT的柵極驅(qū)動(dòng)信號(hào)。本專利技術(shù)實(shí)施例提供的柵極驅(qū)動(dòng)電路、顯示模組和顯示器,通過分別設(shè)置連接下一級(jí)移位寄存器的第一輸出端和連接?xùn)啪€的第二輸出端,從而降低每個(gè)輸出端所對(duì)應(yīng)的負(fù)載,從而可以縮小開關(guān)管的尺寸,尤其在低溫環(huán)境下便可以縮小開關(guān)管的尺寸,從而降低柵極驅(qū)動(dòng)電路的功耗。附圖說明為了更清楚地說明本專利技術(shù)實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖僅僅是本專利技術(shù)的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為本專利技術(shù)所述的顯示模組的結(jié)構(gòu)示意圖;圖2為本專利技術(shù)所述的柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖;圖3為本專利技術(shù)所述的一種移位寄存器的電路結(jié)構(gòu)圖;圖4為本專利技術(shù)所述的另一種移位寄存器的電路結(jié)構(gòu)圖;圖5為本專利技術(shù)移位寄存器的邏輯時(shí)序圖;圖6為本專利技術(shù)在陣列基板兩側(cè)分別設(shè)置柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖。具體實(shí)施例方式下面結(jié)合附圖對(duì)本專利技術(shù)實(shí)施例柵極驅(qū)動(dòng)電路、顯示模組和顯示器進(jìn)行詳細(xì)描述。應(yīng)當(dāng)明確,所描述的實(shí)施例僅僅是本專利技術(shù)一部分實(shí)施例,而不是全部的實(shí)施例?;诒緦@夹g(shù)中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本專利技術(shù)保護(hù)的范圍。顯示模組,如圖1所示,包括陣列基板1,陣列基板I上設(shè)有柵線2,柵線2之間設(shè)置有像素單元(圖中未示出),像素單元內(nèi)設(shè)有TFT (圖中未示出),柵線2與TFT的柵極相連接;顯示模組還包括與柵線2連接的柵極驅(qū)動(dòng)電路3。本專利技術(shù)所提供的一種柵極驅(qū)動(dòng)電路3,用于驅(qū)動(dòng)所連接的柵線2所對(duì)應(yīng)的TFT的柵極,如圖2所示,包括逐級(jí)連接的至少兩個(gè)移位寄存器SR ;移位寄存器SR,包括第一輸出端TI和第二輸出端0P,其中,第一輸出端TI與下一級(jí)移位寄存器的使能信號(hào)輸入端IP連接,向下一級(jí)移位寄存器輸出使能信號(hào),第二輸出端OP與柵線2連接,通過柵線2向柵極施加TFT的柵極驅(qū)動(dòng)信號(hào)。其中,在圖1中,顯示模組還包括印刷電路板4和連接印刷電路板4和陣列基板I的柔性電路板5 ;在印刷電路板4上設(shè)置有控制芯片以對(duì)顯示器的顯示進(jìn)行控制,其中控制芯片與柵極驅(qū)動(dòng)電路3連接,以控制柵極驅(qū)動(dòng)電路3向柵極2上施加TFT的柵極驅(qū)動(dòng)信號(hào)。另外,柵極驅(qū)動(dòng)電路3可以設(shè)置于陣列基板I也可以設(shè)置于印制電路板4,在此不作限制。在圖2中,柵極驅(qū)動(dòng)電路3,包括移位寄存器SRl、SR2......SRN,共N個(gè)移位寄存器SR,該移位寄存器的數(shù)量N與柵線2的數(shù)量相對(duì)應(yīng),并且每個(gè)移位寄存器的第二輸出端OP分別與柵線2相連,以通過柵線2向TFT的柵極提供柵極驅(qū)動(dòng)信號(hào),以打開TFT從而實(shí)現(xiàn)液晶的偏轉(zhuǎn)。在實(shí)現(xiàn)液晶偏轉(zhuǎn)的過程中,以移位寄存器SR為參照進(jìn)行描述,在低壓保持端Vss施加低電平,在第一時(shí)鐘信號(hào)端CLK施加第一時(shí)鐘信號(hào)和在第二時(shí)鐘信號(hào)端CLKB時(shí)間第二時(shí)鐘信號(hào),其中,第一時(shí)鐘信號(hào)與第二時(shí)鐘信號(hào)為互為反相的時(shí)鐘信號(hào),即在第一時(shí)鐘信號(hào)為高電平時(shí)候,第二時(shí)鐘信號(hào)為低電平,而在第二時(shí)鐘信號(hào)為高電平時(shí),第一時(shí)鐘信號(hào)為高電平。在低壓保持端Vss所施加的低電平可以為-8V的電壓,但具體的電壓值可根據(jù)實(shí)際的需要進(jìn)行設(shè)置,在此不作限制。當(dāng)啟動(dòng)顯示模組時(shí),控制芯片向柵極驅(qū)動(dòng)電路3下達(dá)啟動(dòng)信號(hào),此時(shí)啟動(dòng)信號(hào)通過啟動(dòng)信號(hào)輸入端STV傳達(dá)至移位寄存器SRl ;第一級(jí)移位寄存器SRl接收到啟動(dòng)信號(hào),通過第二輸出端OP向柵線2輸出導(dǎo)通TFT的柵極驅(qū)動(dòng)信號(hào),并同時(shí)通過第一輸出端TI向第一級(jí)移位寄存器SRl的下一級(jí)移位寄存器(第二級(jí)移位寄存器SR2)的使能信號(hào)輸入端輸出使能信號(hào);第二級(jí)移位寄存器SR2接收到第一級(jí)移位寄存器SRl所發(fā)送的使能信號(hào),通過第二輸出端OP向柵線2輸出柵極驅(qū)動(dòng)信號(hào),并將該導(dǎo)通信號(hào)輸出到上一級(jí)移位寄存器(第一級(jí)移位寄存器SRl)的復(fù)位端對(duì)上一級(jí)移位寄存器進(jìn)行復(fù)位,即使上一級(jí)移位寄存器停止向與之連接的柵線2輸出導(dǎo)通信號(hào),關(guān)閉該行柵線所對(duì)應(yīng)的TFT,另外通過第一輸出端TI向下一級(jí)移位寄存器(第三級(jí)移位寄存器SR3)的使能信號(hào)輸入端輸出使能信號(hào)。通過上述流程,從第一級(jí)移位寄存器SRl到第N級(jí)移位寄存器SRN逐級(jí)的向與對(duì)應(yīng)移位寄存器連接的柵線2上施加?xùn)艠O驅(qū)動(dòng)信號(hào)以使TFT導(dǎo)通,并通過下一級(jí)的移位寄存器向上一級(jí)的移位寄存器輸出復(fù)位信號(hào)以停止上一級(jí)的移位寄存器輸出柵極驅(qū)動(dòng)信號(hào),從而完成柵極驅(qū)動(dòng)電路3對(duì)柵線2的逐行掃描。在以往的柵極驅(qū)動(dòng)電路中,因?yàn)橥ㄟ^一個(gè)輸出端分別向下一級(jí)移位寄存器提供使能信號(hào)和通過柵線向柵極傳輸柵極驅(qū)動(dòng)信號(hào),所以在使能信號(hào)一級(jí)一級(jí)的傳輸過程中由于輸出端的負(fù)載電容較大,使能信號(hào)會(huì)出本文檔來自技高網(wǎng)...
【技術(shù)保護(hù)點(diǎn)】
一種柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的薄膜晶體管的柵極,其特征在于,所述柵極驅(qū)動(dòng)電路,包括:逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括:第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述薄膜晶體管的柵極驅(qū)動(dòng)信號(hào)。
【技術(shù)特征摘要】
1.一種柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的薄膜晶體管的柵極,其特征在于,所述柵極驅(qū)動(dòng)電路,包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述薄膜晶體管的柵極驅(qū)動(dòng)信號(hào)。2.根據(jù)權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,包括上拉單元,所述上拉單元分別與上拉節(jié)點(diǎn)、第一時(shí)鐘信號(hào)端、第一輸出端和第二輸出端連接,用于當(dāng)檢測(cè)到上拉信號(hào)時(shí),根據(jù)獲取的第一時(shí)鐘信號(hào)通過第一輸出端向下一級(jí)移位寄存器輸出的下一級(jí)使能信號(hào)和向所述柵線輸出柵極驅(qū)動(dòng)信號(hào)。3.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述上拉單元包括第一開關(guān)管和第二開關(guān)管;所述第一開關(guān)管,包括第一端、第二端和第三端;所述第一開關(guān)管的所述第一端與所述上拉節(jié)點(diǎn)連接,所述第一開關(guān)管的所述第二端與所述第一時(shí)鐘信號(hào)端連接,所述第一開關(guān)管的所述第三端與所述第二輸出端連接;所述第二開關(guān)管,包括第一端、第二端和第三端;所述第二開關(guān)管的所述第一端與所述上拉節(jié)點(diǎn)連接,所述第二開關(guān)管的所述第二端與所述第一時(shí)鐘信號(hào)端連接,所述第二開關(guān)管的所述第三端與所述第一輸出端連接。4.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,還包括上拉驅(qū)動(dòng)單元,所述上拉驅(qū)動(dòng)單元分別與所述上拉節(jié)點(diǎn)和所述使能信號(hào)輸入端連接,用于當(dāng)獲取上一級(jí)移位寄存器所發(fā)送的使能信號(hào)時(shí),提高所述上拉節(jié)點(diǎn)的電位,從而驅(qū)動(dòng)所述上拉單元根據(jù)所述第一時(shí)鐘信號(hào)輸出所述下一級(jí)使能信號(hào)和所述柵極驅(qū)動(dòng)信號(hào)。5.根據(jù)權(quán)利要求4所述的柵極驅(qū)動(dòng)電路,其特征在于,所述上拉驅(qū)動(dòng)單元,包括第三開關(guān)管;所述第三開關(guān)管,包括第一端、第二端和第三端;所述第三開關(guān)管的所述第一端和第二端與所述使能信號(hào)輸入端連接,所述第三開關(guān)管的所述第三端與所述上拉節(jié)點(diǎn)相連。6.根據(jù)權(quán)利要求5所述的柵極驅(qū)動(dòng)電路,其特征在于,所述上拉驅(qū)動(dòng)單元,還包括電容;所述電容的一端連接所述上拉節(jié)點(diǎn),所述電容的另一端連接所述第二輸出端。7.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,還包括下拉單元,所述下拉單元分別與所述上拉節(jié)點(diǎn)、下拉節(jié)點(diǎn)、第二時(shí)鐘信號(hào)端和低壓保持端連接, 用于當(dāng)檢測(cè)到下拉信號(hào)和第二時(shí)鐘信號(hào)時(shí),拉低所述第二輸出端和所述上拉節(jié)點(diǎn)的電位, 其中所述第二時(shí)鐘信號(hào)與所述第一時(shí)鐘信號(hào)反相,從而停止輸出所述柵極驅(qū)動(dòng)信號(hào)和所述下一級(jí)使能信號(hào)。8.根據(jù)權(quán)利要求7所述的柵極驅(qū)動(dòng)電路,其特征在于,所述下拉單元,包括第四開關(guān)管、第五開關(guān)管和第六開關(guān)管;所述第四開關(guān)管,包括第一端、第二端和第三端;所述第四開關(guān)管的所述第一端連接第二時(shí)鐘信號(hào)端,所述第四開關(guān)管的所述第二端連接所述第二輸出端,所述第四開關(guān)管的所述第三端連接所述低壓保持端;所述第五開關(guān)管,包括第一端、第二端和第三端;所述第六開關(guān)管,包括第一端、第二端和第三端;所述第五開關(guān)管的所述第一端和第六開關(guān)管的所述第一端連接所述下拉節(jié)點(diǎn),所述第五開關(guān)管的所述第二端連接所述...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:馬睿,邵賢杰,王國磊,胡明,
申請(qǐng)(專利權(quán))人:京東方科技集團(tuán)股份有限公司,合肥京東方光電科技有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。