• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    一種空間用液晶顯示器的顯示驅動電路制造技術

    技術編號:8594609 閱讀:204 留言:0更新日期:2013-04-18 08:01
    本發明專利技術公開了一種空間用液晶顯示器的顯示驅動電路,包括FPGA控制器、視頻采集和轉換電路、串行通訊接口轉換電路、存儲器和視頻LVDS驅動器;視頻采集和轉換電路和串行通訊接口轉換電路均與FPGA控制器的輸入端相連;存儲器與FPGA控制器相連;FPGA控制器通過視頻LVDS驅動器輸出視頻信號給顯示屏。該空間用液晶顯示器的顯示驅動電路具備抗輻照功能。

    【技術實現步驟摘要】

    本專利技術涉及一種空間用液晶顯示器的顯示驅動電路
    技術介紹
    液晶顯示器是一種高集成度的電子顯示設備,主要由液晶顯示屏及顯示驅動電路 構成。由于空間環境下的大量高能粒子輻照,普通集成電路在空間環境在高能粒子輻照下, 會出現數據錯誤及功能失效。驅動液晶顯示屏均需要專用的視頻處理集成電路及圖形驅動集成電路,而該類器 件不具備抗輻照能力。為了能在空間環境中正常使用液晶顯示器,就需要設計一種具備抗輻照能力的液 晶顯示器驅動電路,以替代無抗輻照能力的專用視頻處理集成電路及圖形驅動集成電路。
    技術實現思路
    本專利技術所要解決的技術問題是提供一種空間用液晶顯示器的顯示驅動電路,該空 間用液晶顯示器的顯示驅動電路具備抗輻照功能。專利技術的技術解決方案如下—種空間用液晶顯示器的顯示驅動電路,包括FPGA控制器、視頻采集和轉換電 路、串行通訊接口轉換電路、存儲器和視頻LVDS驅動器;視頻采集和轉換電路和串行通訊接口轉換電路均與FPGA控制器的輸入端相連;存儲器與FPGA控制器相連;FPGA控制器通過視頻LVDS驅動器輸出視頻信號給顯示屏;視頻采集和轉換電路的輸入端與視頻源連接,將模擬視頻及數字差分視頻轉換為 24位LVTTL電平的RGB視頻數據并將該RGB視頻數據傳送給FPGA控制器;串行通訊接口轉換電路將來自控制主機的RS422差分電平轉換為LVTTL接口串行 通訊數據并將該LVTTL接口串行通訊數據傳送給FPGA控制器。所述的存儲器包括FLASH存儲器和2個SDRAM存儲器;FPGA控制器為具備抗輻照能力的邏輯可編程的集成電路,將接收到的視頻信號緩 存到SDRAM存儲器中;并根據接收的串口數據和指令,生成二維圖形對應的像素點數據,并 從FLASH存儲器讀取中英文字符的點陣數據,寫入SDRAM存儲器中;從SDRAM存儲器中讀出 顯示幀緩存數據,生成顯示屏所需要的24位的RGB格式視頻數據流。FPGA內部的邏輯模塊采用了三重冗余備份,即將一個模塊復制兩份,三個模塊并 行處理,這三個冗余模塊的結果在最終輸出前經過一個判決電路表決如果三個模塊的運 算輸出結果完全相同,則輸出該運算結果;如果三個模塊運算輸出結果中有兩個運算結果 相同,則取這兩個模塊的運算結果輸出;如果三個模塊輸出結果完全不同,則輸出錯誤信 息,表示電路出現邏輯故障。有益效果本專利技術的空間用液晶顯示器的顯示驅動電路,采用具有抗輻照能力的可編程邏輯 器件(FPGA)以及其他外圍集成電路,通過集成電路自身的抗輻照能力,以及FPGA內部的冗 余備份設計,使得整個顯示電路具備抗輻照能力,從而使得液晶顯示器可以在空間輻照環 境下正常應用。視頻采集和轉換電路將數字視頻信號傳遞給FPGA控制器;串行通訊接口轉換電路,用于將轉換后的串行通訊數據傳遞給FPGA控制器;FPGA控制器接收視頻采集和轉換電路送來的數字視頻信號,并將其緩存到SDRAM 存儲器中,FPGA控制器接收串行通訊接口數據,緩存并解析數據,根據數據含義,以及從 FLASH存儲器中讀出的數據,生成圖形及文字點陣數據,寫入SDRMA存儲器中,并從SDRAM中 讀出視頻數據及圖形文字數據,送給視頻LVDS驅動電路;視頻LVDS驅動電路與FPGA和TFT液晶屏相連,將FPGA輸出的視頻數據轉換為 TFT液晶屏所能接收的LVDS視頻信號。附圖說明圖1為空間用液晶顯示器的顯示驅動電路的總體結構框圖;具體實施方式以下將結合附圖和具體實施例對本專利技術做進一步詳細說明實施例1 :如圖1所示,一種空間用液晶顯示器的顯示驅動電路,包括FPGA控制器、視頻采集 和轉換電路、串行通訊接口轉換電路、存儲器和視頻LVDS驅動器;視頻采集和轉換電路和串行通訊接口轉換電路均與FPGA控制器的輸入端相連;存儲器與FPGA控制器相連;FPGA控制器通過視頻LVDS驅動器輸出視頻信號給顯示屏;視頻采集和轉換電路的輸入端與視頻源連接,將模擬視頻及數字差分視頻轉換為 24位LVTTL電平的RGB視頻數據并將該RGB視頻數據傳送給FPGA控制器;串行通訊接口轉換電路將來自控制主機的RS422差分電平轉換為LVTTL接口串行 通訊數據并將該LVTTL接口串行通訊數據傳送給FPGA控制器。FPGA控制器為具備抗輻照能力的邏輯可編程的集成電路,將接收到的視頻信號緩 存到SDRAM存儲器中;并根據接收的串口數據和指令,生成二維圖形對應的像素點數據,并 從FLASH存儲器讀取中英文字符的點陣數據,寫入SDRAM存儲器中;從SDRAM存儲器中讀出 顯示幀緩存數據,生成顯示屏所需要的24位的RGB格式視頻數據流。所述的視頻采集和轉換電路為美國ADI公司的ADV7401芯片。所述的FPGA控制器,輸出的24位RGB視頻數據,經過LVDS視頻驅動器后,轉換為 視頻LVDS信號,與TFT類型的液晶顯示屏相連接。該電路使用了抗輻照加固型的邏輯可編程半導體集成電路(FPGA)作為主處理 器,具體型號為XQR2V3000,,FPGA實現了視頻數據緩存、視頻縮放、二維圖形生成、字符點 陣生成、液晶屏顯示驅動等功能;所述的FPGA控制器外圍連接了 2片SDRAM存儲器和I片FLASH存儲器,用于實現視頻數據的臨時緩存與字庫數據的長期保存;2片SDRAM存儲器用于視頻數據及字符點陣 數據的緩存,2片SDRAM并行傳輸視頻數據;視頻采集和轉換電路將轉換好的數字視頻傳遞給FPGA控制器;串口轉換電路將作圖指令和數據傳遞給FPGA控制器;本專利技術最終使液晶顯示器的抗輻照總劑量能力達到200k Rad(si)以上,顯示器抗 單粒子能力大于160MeVcm2/mg。本文檔來自技高網...

    【技術保護點】
    一種空間用液晶顯示器的顯示驅動電路,其特征在于,包括FPGA控制器、視頻采集和轉換電路、串行通訊接口轉換電路、存儲器和視頻LVDS驅動器;視頻采集和轉換電路和串行通訊接口轉換電路均與FPGA控制器的輸入端相連;存儲器與FPGA控制器相連;FPGA控制器通過視頻LVDS驅動器輸出視頻信號給顯示屏;視頻采集和轉換電路的輸入端與視頻源連接,將模擬視頻及數字差分視頻轉換為24位LVTTL電平的RGB視頻數據并將該RGB視頻數據傳送給FPGA控制器;串行通訊接口轉換電路將來自控制主機的RS422差分電平轉換為LVTTL接口串行通訊數據并將該LVTTL接口串行通訊數據傳送給FPGA控制器。

    【技術特征摘要】
    1.一種空間用液晶顯示器的顯示驅動電路,其特征在于,包括FPGA控制器、視頻采集和轉換電路、串行通訊接口轉換電路、存儲器和視頻LVDS驅動器;視頻采集和轉換電路和串行通訊接口轉換電路均與FPGA控制器的輸入端相連;存儲器與FPGA控制器相連;FPGA控制器通過視頻LVDS驅動器輸出視頻信號給顯示屏;視頻采集和轉換電路的輸入端與視頻源連接,將模擬視頻及數字差分視頻轉換為24 位LVTTL電平的RGB視頻數據并將該RGB視頻數據傳送給FPGA控制器;串行通訊接口轉換電路將來自控制主機的RS422差分電平轉換為LV...

    【專利技術屬性】
    技術研發人員:翁澤平夏利鋒劉學滿胡單李友如梁駿馳陶光勇張玉芬彭海軍
    申請(專利權)人:長城信息產業股份有限公司長沙湘計海盾科技有限公司
    類型:發明
    國別省市:

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 亚洲AV永久无码精品| 亚洲一本大道无码av天堂| 久久久久久精品无码人妻| 亚洲AV无码专区在线亚| 国产成人无码精品一区不卡 | 亚洲乱亚洲乱少妇无码| 无码人妻熟妇AV又粗又大| 精品久久久久久无码中文字幕一区| 国产成人亚洲综合无码| 中文字幕人成无码人妻| 亚洲伊人成无码综合网| 影音先锋中文无码一区| 超清无码一区二区三区| 久久精品无码一区二区三区不卡| 在线播放无码高潮的视频| 人妻少妇精品无码专区动漫 | 亚洲av无码片在线播放| 毛片一区二区三区无码| 国产成人午夜无码电影在线观看 | 狠狠久久精品中文字幕无码| 国产在线观看无码免费视频 | 亚洲无码视频在线| 精品无码一区二区三区爱欲九九| 亚洲 另类 无码 在线| 一本大道无码av天堂| 亚洲日韩国产精品无码av| 中文字幕人妻无码一区二区三区| 日韩精品中文字幕无码专区| 亚洲国产精品无码中文lv| 无码人妻AⅤ一区二区三区| 国产乱人无码伦av在线a| 国产自无码视频在线观看| 亚洲av无码成人精品区| 国产成人无码av在线播放不卡 | 蜜桃无码一区二区三区| 无码少妇一区二区| 日韩精品少妇无码受不了| 亚洲色av性色在线观无码| 久久亚洲AV无码精品色午夜麻| 国产成人精品无码片区在线观看| 亚洲桃色AV无码|