【技術(shù)實(shí)現(xiàn)步驟摘要】
本專利技術(shù)涉及數(shù)字電路,特別涉及一種多數(shù)投票電路。
技術(shù)介紹
1、現(xiàn)有的多數(shù)投票電路是對(duì)同一輸入模擬信號(hào)進(jìn)行多次比較操作,并將比較情況進(jìn)行存儲(chǔ),對(duì)比較結(jié)果進(jìn)行判定,選擇出現(xiàn)次數(shù)較多的比較結(jié)果作為最終輸出結(jié)果進(jìn)行輸出。
2、現(xiàn)有技術(shù)中,通常采用閾值檢測(cè)電路對(duì)輸入信號(hào)的幅值進(jìn)行檢測(cè)。其中,閾值檢測(cè)電路通過比較輸出信號(hào)的延遲時(shí)間,和設(shè)計(jì)時(shí)間來間接比較輸入電壓的幅值。實(shí)際應(yīng)用中,需要采用額外的模擬電路為閾值檢測(cè)電路提供偏置電壓,以通過偏置電壓來控制設(shè)計(jì)的延遲時(shí)間。
技術(shù)實(shí)現(xiàn)思路
1、有鑒于此,本專利技術(shù)提供一種多數(shù)投票電路,以使無需采用額外的模擬電路,即可為閾值檢測(cè)電路提供偏置電壓,實(shí)現(xiàn)了輸入信號(hào)幅值的檢測(cè)。
2、為實(shí)現(xiàn)上述目的,本專利技術(shù)提供如下技術(shù)方案:
3、本專利技術(shù)第一方面提供了一種多數(shù)投票電路,包括:比較電路、內(nèi)循環(huán)電路、閾值檢測(cè)電路、投票電路、數(shù)據(jù)存儲(chǔ)電路、第一開關(guān)和第二開關(guān);其中,
4、所述比較電路的輸入端,用于接收輸入信號(hào);
5、所述比較電路的比較信號(hào)輸出端,分別與所述第一開關(guān)的一端,和所述投票電路的比較信號(hào)輸入端相連接;
6、所述比較電路的控制信號(hào)輸出端,分別與所述內(nèi)循環(huán)電路的輸入端、所述閾值檢測(cè)電路的控制信號(hào)輸入端和所述投票電路的控制信號(hào)輸入端相連接;
7、所述內(nèi)循環(huán)電路的第一時(shí)鐘信號(hào)輸出端,與所述比較電路的復(fù)位端相連接,且所述內(nèi)循環(huán)電路的第二時(shí)鐘信號(hào)輸出端,與所述閾值檢測(cè)電路的偏置電壓
8、所述閾值檢測(cè)電路的輸出端,分別與所述第一開關(guān)的控制端,以及所述第二開關(guān)的控制端相連接;
9、所述第一開關(guān)的另一端,與所述數(shù)據(jù)存儲(chǔ)電路的第一數(shù)據(jù)輸入端相連接;
10、所述投票電路的投票結(jié)果輸出端,通過所述第二開關(guān),與所述數(shù)據(jù)存儲(chǔ)電路的第二數(shù)據(jù)輸入端相連接。
11、可選的,還包括:控制設(shè)備;
12、所述控制設(shè)備的輸出端,分別與所述閾值檢測(cè)電路的使能端,和所述投票電路的使能端相連接。
13、可選的,所述閾值檢測(cè)電路包括:延時(shí)單元、第一非門單元、第一與門單元和第一觸發(fā)器;
14、所述延時(shí)單元的輸入端,作為所述閾值檢測(cè)電路的偏置電壓輸入端;
15、所述延時(shí)單元的輸出端,通過所述第一非門單元,與所述第一與門單元的第一輸入端相連接;
16、所述第一與門單元的第二輸入端,作為所述閾值檢測(cè)電路的控制信號(hào)輸入端;
17、所述第一與門單元的輸出端,與所述第一觸發(fā)器的時(shí)鐘信號(hào)輸入端相連接;
18、所述第一觸發(fā)器的正相輸出端,作為所述閾值檢測(cè)電路的第一輸出端,與所述第一開關(guān)的控制端相連接;
19、所述第一觸發(fā)器的反相輸出端,作為所述閾值檢測(cè)電路的第二輸出端,與所述第二開關(guān)的控制端相連接。
20、可選的,所述投票電路包括:輸出檢測(cè)模塊、計(jì)數(shù)模塊和結(jié)果分析模塊;
21、所述輸出檢測(cè)模塊的輸入端,作為所述投票電路的比較信號(hào)輸入端;
22、所述輸出檢測(cè)模塊的比較結(jié)果輸出端,與所述結(jié)果分析模塊的比較結(jié)果輸入端相連接,且所述輸出檢測(cè)模塊的檢測(cè)結(jié)果輸出端,與所述結(jié)果分析模塊的檢測(cè)結(jié)果輸入端相連接;
23、所述計(jì)數(shù)模塊的輸入端,作為所述投票電路的控制信號(hào)輸入端;
24、所述計(jì)數(shù)模塊的計(jì)數(shù)信號(hào)輸出端,與所述結(jié)果分析模塊的計(jì)數(shù)信號(hào)輸入端相連接;
25、所述結(jié)果分析模塊的輸出端,作為所述投票電路的投票結(jié)果輸出端。
26、可選的,所述輸出檢測(cè)模塊包括:第二觸發(fā)器、第三觸發(fā)器、第四觸發(fā)器、寄存器單元、第二與門單元及或非門單元;
27、所述第二觸發(fā)器、所述第三觸發(fā)器和所述第四觸發(fā)器的時(shí)鐘信號(hào)輸入端,均與所述輸出檢測(cè)模塊的輸入端相連接;
28、所述第二觸發(fā)器的正相輸出端,與所述第三觸發(fā)器的數(shù)據(jù)控制端相連接;
29、所述第二觸發(fā)器的反相輸出端,與所述或非門單元的第一輸入端相連接,所述第三觸發(fā)器的正相輸出端,與所述或非門單元的第二輸入端相連接,所述或非門單元的輸出端作為所述輸出檢測(cè)模塊的第一比較結(jié)果輸出端;
30、所述第三觸發(fā)器的正相輸出端,與所述第四觸發(fā)器的數(shù)據(jù)控制端相連接;
31、所述第二觸發(fā)器的反相輸出端,與所述第二與門單元的第一輸入端相連接,所述第四觸發(fā)器的反相輸出端,與所述第二與門單元的第二輸入端相連接,所述第三與門單元的輸出端作為所述輸出檢測(cè)模塊的第二比較結(jié)果輸出端;
32、所述第四觸發(fā)器的反相輸出端,與所述寄存器單元的輸入端相連接;
33、所述寄存器單元的輸出端,作為所述輸出檢測(cè)模塊的檢測(cè)結(jié)果輸出端。
34、可選的,所述計(jì)數(shù)模塊包括:第五觸發(fā)器、第六觸發(fā)器、第七觸發(fā)器和第八觸發(fā)器;
35、所述第五觸發(fā)器、所述第六觸發(fā)器、所述第七觸發(fā)器和所述第八觸發(fā)器的時(shí)鐘信號(hào)輸入端,均與所述計(jì)數(shù)模塊的輸入端相連接;
36、所述第五觸發(fā)器的正相輸出端,與所述第六觸發(fā)器的數(shù)據(jù)控制端相連接;
37、所述第六觸發(fā)器的正相輸出端,與所述第七觸發(fā)器的數(shù)據(jù)控制端相連接,且與所述計(jì)數(shù)模塊的第一計(jì)數(shù)信號(hào)輸出端相連接;
38、所述第七觸發(fā)器的正相輸出端,與所述第八觸發(fā)器的數(shù)據(jù)控制端相連接,且與所述計(jì)數(shù)模塊的第二計(jì)數(shù)信號(hào)輸出端相連接;
39、所述第八觸發(fā)器的正相輸出端,與所述計(jì)數(shù)模塊的第三計(jì)數(shù)信號(hào)輸出端相連接。
40、可選的,所述結(jié)果分析模塊包括:第一分析模塊、第二分析模塊、與非門單元、第一或門單元、第二非門單元和第三與門單元;
41、所述第一分析模塊的第一輸入端,與所述計(jì)數(shù)模塊的第一計(jì)數(shù)信號(hào)輸出端相連接;
42、所述第一分析模塊的第二輸入端,與所述輸出檢測(cè)模塊的第二比較結(jié)果輸出端相連接;
43、所述第二分析模塊的第一輸入端,與所述計(jì)數(shù)模塊的第二計(jì)數(shù)信號(hào)輸出端相連接;
44、所述第二分析模塊的第二輸入端,與所述輸出檢測(cè)模塊的第一比較結(jié)果輸出端相連接;
45、所述第一分析模塊的輸出端,與所述與非門單元的第一輸入端相連接;
46、所述第二分析模塊的輸出端,與所述與非門單元的第二輸入端相連接;
47、所述與非門單元的輸出端,與所述第一或門單元的第一輸入端相連接;
48、所述第一或門單元的第二輸入端,與所述計(jì)數(shù)模塊的第三計(jì)數(shù)信號(hào)輸出端相連接;
49、所述第一或門單元的輸出端,與所述第三與門單元的第一輸入端相連接;
50、所述輸出檢測(cè)模塊的檢測(cè)結(jié)果輸出端,通過所述第二非門單元與所述第三與門單元的第二輸入端相連接;
51、所述第三與門單元的輸出端,與所述結(jié)果分析模塊的輸出端相連接。
52、可選的,還包括:第三開關(guān);
53、所述第三開關(guān)設(shè)置于所述投票電路的投票結(jié)果輸出端,和所述數(shù)據(jù)存本文檔來自技高網(wǎng)...
【技術(shù)保護(hù)點(diǎn)】
1.一種多數(shù)投票電路,其特征在于,包括:比較電路、內(nèi)循環(huán)電路、閾值檢測(cè)電路、投票電路、數(shù)據(jù)存儲(chǔ)電路、第一開關(guān)和第二開關(guān);其中,
2.根據(jù)權(quán)利要求1所述的多數(shù)投票電路,其特征在于,還包括:控制設(shè)備;
3.根據(jù)權(quán)利要求1所述的多數(shù)投票電路,其特征在于,所述閾值檢測(cè)電路包括:延時(shí)單元、第一非門單元、第一與門單元和第一觸發(fā)器;
4.根據(jù)權(quán)利要求1所述的多數(shù)投票電路,其特征在于,所述投票電路包括:輸出檢測(cè)模塊、計(jì)數(shù)模塊和結(jié)果分析模塊;
5.根據(jù)權(quán)利要求4所述的多數(shù)投票電路,其特征在于,所述輸出檢測(cè)模塊包括:第二觸發(fā)器、第三觸發(fā)器、第四觸發(fā)器、寄存器單元、第二與門單元及或非門單元;
6.根據(jù)權(quán)利要求5所述的多數(shù)投票電路,其特征在于,所述計(jì)數(shù)模塊包括:第五觸發(fā)器、第六觸發(fā)器、第七觸發(fā)器和第八觸發(fā)器;
7.根據(jù)權(quán)利要求6所述的多數(shù)投票電路,其特征在于,所述結(jié)果分析模塊包括:第一分析模塊、第二分析模塊、與非門單元、第一或門單元、第二非門單元和第三與門單元;
8.根據(jù)權(quán)利要求7所述的多數(shù)投票電路,其特征在于,還包括:
9.根據(jù)權(quán)利要求1至8任一項(xiàng)所述的多數(shù)投票電路,其特征在于,所述比較電路包括:比較器和第二或門單元;
10.根據(jù)權(quán)利要求1至8任一項(xiàng)所述的多數(shù)投票電路,其特征在于,所述數(shù)據(jù)存儲(chǔ)電路包括:控制單元和數(shù)據(jù)存儲(chǔ)單元;
...【技術(shù)特征摘要】
1.一種多數(shù)投票電路,其特征在于,包括:比較電路、內(nèi)循環(huán)電路、閾值檢測(cè)電路、投票電路、數(shù)據(jù)存儲(chǔ)電路、第一開關(guān)和第二開關(guān);其中,
2.根據(jù)權(quán)利要求1所述的多數(shù)投票電路,其特征在于,還包括:控制設(shè)備;
3.根據(jù)權(quán)利要求1所述的多數(shù)投票電路,其特征在于,所述閾值檢測(cè)電路包括:延時(shí)單元、第一非門單元、第一與門單元和第一觸發(fā)器;
4.根據(jù)權(quán)利要求1所述的多數(shù)投票電路,其特征在于,所述投票電路包括:輸出檢測(cè)模塊、計(jì)數(shù)模塊和結(jié)果分析模塊;
5.根據(jù)權(quán)利要求4所述的多數(shù)投票電路,其特征在于,所述輸出檢測(cè)模塊包括:第二觸發(fā)器、第三觸發(fā)器、第四觸發(fā)器、寄存器單元、第二與門單元及或非門單...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:丁澤瑩,吳新宇,李建忠,何藹,王治安,李彬鴻,王云,葉甜春,
申請(qǐng)(專利權(quán))人:廣東省大灣區(qū)集成電路與系統(tǒng)應(yīng)用研究院,
類型:發(fā)明
國別省市:
還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。