本發(fā)明專利技術公開了一種發(fā)光控制電路及顯示面板,發(fā)光控制電路包括:第一輸出模塊、第二輸出模塊、嵌位模塊、第一控制模塊、第二控制模塊和寫入模塊;第一控制模塊用于響應第一時鐘信號、第二時鐘信號和第一節(jié)點的電位,將第一電位信號向第二節(jié)點傳輸;第一節(jié)點與第二控制模塊連接,第二節(jié)點與第一輸出模塊的控制端連接;第二控制模塊用于響應第一時鐘信號和第三節(jié)點的電位,將第二電位信號向第一節(jié)點傳輸,第三節(jié)點與第二輸出模塊的控制端連接;寫入模塊用于響應第二時鐘信號,將起始信號向第三節(jié)點傳輸;嵌位模塊用于響應第三節(jié)點的第一電位信號,控制第二節(jié)點的信號為第二電位信號。本實施例的電路可實現(xiàn)向全NTFT的像素電路提供發(fā)光控制信號。發(fā)光控制信號。發(fā)光控制信號。
【技術實現(xiàn)步驟摘要】
發(fā)光控制電路及顯示面板
[0001]本專利技術涉及顯示
,尤其涉及發(fā)光控制電路及顯示面板。
技術介紹
[0002]近年,國內外開發(fā)出了眾多類型的顯示裝置,例如液晶顯示裝置,等離子顯示裝置,電潤濕顯示裝置,電泳顯示裝置,有機發(fā)光顯示裝置等。其中,有機發(fā)光顯示裝置利用電子空穴對在特定材料中的復合,發(fā)出特定波長的光,來顯示圖像,具有快速響應,功耗低,輕薄,色域廣等優(yōu)點。
[0003]有機發(fā)光顯示裝置包括:多個像素,用于顯示圖像;像素電路,將數(shù)據(jù)電壓施加到像素,以驅動像素發(fā)光;發(fā)光控制電路,將發(fā)光控制信號施加到像素,以控制像素在發(fā)光階段發(fā)光。其中,發(fā)光階段為在顯示的一幀內,需要像素發(fā)光的時段。
[0004]像素電路包括多個晶體管,現(xiàn)有的發(fā)光控制電路服務于像素電路的晶體管均為P型晶體管或N型晶體管和P型晶體管混用的像素電路。隨著市場對大尺寸的有機發(fā)光顯示裝置的需求增加,基于銦鎵鋅氧化物,即所有晶體管均為N型晶體管的像素電路逐漸開始應用,與此同時,向均是N型晶體管的像素電路傳輸發(fā)光控制信號的發(fā)光控制電路也需更新。
技術實現(xiàn)思路
[0005]本專利技術提供了一種發(fā)光控制電路及顯示面板,以向包括的晶體管均為N型晶體管的像素電路提供發(fā)光控制信號,以適應大尺寸的顯示面板。
[0006]根據(jù)本專利技術的一方面,提供了一種發(fā)光控制電路,包括:第一輸出模塊、第二輸出模塊、嵌位模塊、第一控制模塊、第二控制模塊和寫入模塊;
[0007]所述第一控制模塊用于響應第一時鐘信號、第二時鐘信號和第一節(jié)點的電位,將第一電位信號向第二節(jié)點傳輸;其中,所述第一節(jié)點與所述第二控制模塊連接,所述第二節(jié)點與所述第一輸出模塊的控制端連接;
[0008]所述第二控制模塊用于響應所述第一時鐘信號和第三節(jié)點的電位,將第二電位信號向所述第一節(jié)點傳輸,所述第三節(jié)點與所述第二輸出模塊的控制端連接;
[0009]所述寫入模塊用于響應所述第二時鐘信號,將起始信號向所述第三節(jié)點傳輸;
[0010]所述嵌位模塊用于響應所述第三節(jié)點的第一電位信號控制所述第二節(jié)點的信號為所述第二電位信號;
[0011]所述第一輸出模塊用于根據(jù)所述第二節(jié)點的電位,控制所述第二電位信號向發(fā)光控制電路的輸出端傳輸;
[0012]所述第二輸出模塊用于根據(jù)所述第三節(jié)點的電位,控制所述第一電位信號向所述發(fā)光控制電路的輸出端傳輸。
[0013]可選的,所述第一控制模塊包括存儲單元、第一控制子單元和第二控制子單元,所述存儲單元的第一端接入所述第一電位信號,所述存儲單元的第二端與所述第一節(jié)點連接,所述存儲單元用于存儲所述第一節(jié)點的電位;
[0014]所述第一控制子單元的第一端接入所述第一電位信號,所述第一控制子單元的第二端與所述第一節(jié)點連接,所述第一控制子單元的控制端接入所述第二時鐘信號,所述第一控制子單元用于響應所述第二時鐘信號,將所述第一電位信號傳輸至所述第一節(jié)點;
[0015]所述第二控制子單元的第一端與所述第一控制子單元的第一端連接,所述第二控制子單元的第二端與所述第二節(jié)點連接,所述第二控制子單元的第一控制端與所述第一節(jié)點連接,所述第二控制子單元的第二控制端接入所述第一時鐘信號,所述第二控制子單元用于響應所述第一時鐘信號和所述第一節(jié)點的電位,將所述第一電位信號向所述第二節(jié)點傳輸。
[0016]可選的,所述存儲單元包括第一電容,所述第一控制子單元包括第一晶體管,所述第二控制子單元包括第二晶體管和第三晶體管;
[0017]所述第一電容的第一端接入所述第一電位信號,所述第一電容的第二端與所述第一節(jié)點連接;
[0018]所述第一晶體管的第一極接入所述第一電位信號,所述第一晶體管的第二極與所述第一節(jié)點連接,所述第一晶體管的柵極接入所述第二時鐘信號;
[0019]所述第二晶體管的第一極與所述第一晶體管的第一極連接,所述第二晶體管的第二極與所述第三晶體管的第一極連接,所述第二晶體管的柵極與所述第一節(jié)點連接,所述第三晶體管的第二極與所述第二節(jié)點連接,所述第三晶體管的柵極接入所述第一時鐘信號。
[0020]可選的,所述第二控制模塊的第一端接入所述第二電位信號,所述第二控制模塊的第二端與所述第一節(jié)點連接,所述第二控制模塊的第一控制端接入所述第一時鐘信號,所述第二控制模塊的第二控制端接入所述第三節(jié)點;
[0021]可選的,所述第二控制模塊包括第四晶體管和第五晶體管,所述第四晶體管的第一極接入所述第二電位信號,所述第四晶體管的第二極與所述第五晶體管的第一極連接,所述第四晶體管的柵極接入所述第一時鐘信號,所述第五晶體管的第二極與所述第一節(jié)點連接,所述第五晶體管的柵極與所述第三節(jié)點連接。
[0022]可選的,所述寫入模塊的第一端接入所述起始信號,所述寫入模塊的第二端與所述第三節(jié)點連接,所述寫入模塊的控制端接入所述第二時鐘信號;
[0023]可選的,所述寫入模塊包括第六晶體管,所述第六晶體管的第一極接入所述起始信號,所述第六晶體管的第二極與所述第三節(jié)點連接,所述第六晶體管的柵極接入所述第二時鐘信號。
[0024]可選的,所述嵌位模塊的第一端接入所述第二電位信號,所述嵌位模塊的第二端與所述第二節(jié)點連接,所述嵌位模塊的控制端與所述第三節(jié)點連接。
[0025]可選的,所述嵌位模塊包括第七晶體管,所述第七晶體管的第一極接入所述第二電位信號,所述第七晶體管的第二極與所述第二節(jié)點連接,所述第七晶體管的柵極與所述第三節(jié)點連接。
[0026]可選的,所述第一輸出模塊的第一端接入所述第二電位信號,所述第一輸出模塊的第二端與所述發(fā)光控制電路的輸出端連接,所述第一輸出模塊的控制端與所述第二節(jié)點連接;
[0027]所述第二輸出模塊的第一端接入所述第一電位信號,所述第二輸出模塊的第二端
與所述發(fā)光控制電路的輸出端連接,所述第二輸出模塊的控制端與所述第三節(jié)點連接。
[0028]可選的,所述第一輸出模塊包括第二電容和第八晶體管,所述第八晶體管的第一極接入所述第二電位信號,所述第八晶體管的第二極與所述發(fā)光控制電路的輸出端連接,所述第八晶體管的柵極與所述第二節(jié)點連接,所述第二電容的第一端與所述第八晶體管的第一極連接,所述第二電容的第二端與所述第八晶體管的柵極連接。
[0029]可選的,所述第二輸出模塊包括第三電容和第九晶體管,所述第九晶體管的第一極接入所述第一電位信號,所述第九晶體管的第二極與所述發(fā)光控制電路的輸出端連接,所述第九晶體管的柵極與所述第三節(jié)點連接,所述第三電容的第一端與所述第九晶體管的第二極連接,所述第三電容的第二端與所述第九晶體管的柵極連接。
[0030]可選的,所述發(fā)光控制電路,還包括:升壓模塊,所述升壓模塊與所述第三節(jié)點連接,所述升壓模塊用于在自身接入的所述第一時鐘信號由所述第二電位信號跳變?yōu)榈谝浑娢恍盘枙r,將跳變壓差寫入所述第三節(jié)點,其中所述跳變壓差為所述第一電位信號和所述第二電位信號的差值。
[0031]可選的,所述升壓模塊的第一端接入所述第一時鐘信本文檔來自技高網(wǎng)...
【技術保護點】
【技術特征摘要】
1.一種發(fā)光控制電路,其特征在于,包括:第一輸出模塊、第二輸出模塊、嵌位模塊、第一控制模塊、第二控制模塊和寫入模塊;所述第一控制模塊用于響應第一時鐘信號、第二時鐘信號和第一節(jié)點的電位,將第一電位信號向第二節(jié)點傳輸;其中,所述第一節(jié)點與所述第二控制模塊連接,所述第二節(jié)點與所述第一輸出模塊的控制端連接;所述第二控制模塊用于響應所述第一時鐘信號和第三節(jié)點的電位,將第二電位信號向所述第一節(jié)點傳輸,所述第三節(jié)點與所述第二輸出模塊的控制端連接;所述寫入模塊用于響應所述第二時鐘信號,將起始信號向所述第三節(jié)點傳輸;所述嵌位模塊用于響應所述第三節(jié)點的第一電位信號控制所述第二節(jié)點的信號為所述第二電位信號;所述第一輸出模塊用于根據(jù)所述第二節(jié)點的電位,控制所述第二電位信號向發(fā)光控制電路的輸出端傳輸;所述第二輸出模塊用于根據(jù)所述第三節(jié)點的電位,控制所述第一電位信號向所述發(fā)光控制電路的輸出端傳輸。2.根據(jù)權利要求1所述的發(fā)光控制電路,其特征在于,所述第一控制模塊包括存儲單元、第一控制子單元和第二控制子單元,所述存儲單元的第一端接入所述第一電位信號,所述存儲單元的第二端與所述第一節(jié)點連接,所述存儲單元用于存儲所述第一節(jié)點的電位;所述第一控制子單元的第一端接入所述第一電位信號,所述第一控制子單元的第二端與所述第一節(jié)點連接,所述第一控制子單元的控制端接入所述第二時鐘信號,所述第一控制子單元用于響應所述第二時鐘信號,將所述第一電位信號傳輸至所述第一節(jié)點;所述第二控制子單元的第一端與所述第一控制子單元的第一端連接,所述第二控制子單元的第二端與所述第二節(jié)點連接,所述第二控制子單元的第一控制端與所述第一節(jié)點連接,所述第二控制子單元的第二控制端接入所述第一時鐘信號,所述第二控制子單元用于響應所述第一時鐘信號和所述第一節(jié)點的電位,將所述第一電位信號向所述第二節(jié)點傳輸。3.根據(jù)權利要求2所述的發(fā)光控制電路,其特征在于,所述存儲單元包括第一電容,所述第一控制子單元包括第一晶體管,所述第二控制子單元包括第二晶體管和第三晶體管;所述第一電容的第一端接入所述第一電位信號,所述第一電容的第二端與所述第一節(jié)點連接;所述第一晶體管的第一極接入所述第一電位信號,所述第一晶體管的第二極與所述第一節(jié)點連接,所述第一晶體管的柵極接入所述第二時鐘信號;所述第二晶體管的第一極與所述第一晶體管的第一極連接,所述第二晶體管的第二極與所述第三晶體管的第一極連接,所述第二晶體管的柵極與所述第一節(jié)點連接,所述第三晶體管的第二極與所述第二節(jié)點連接,所述第三晶體管的柵極接入所述第一時鐘信號。4.根據(jù)權利要求1所述的發(fā)光控制電路,其特征在于,所述第二控制模塊的第一端接入所述第二電位信號,所述第二控制模塊的第二端與所述第一節(jié)點連接,所述第二控制模塊的第一控制端接入所述第一時鐘信號,所述第二控制模塊的第二控制端接入所述第三節(jié)點;優(yōu)選的,所述第二控制模塊包括第四晶體管和第五晶體管,所述第四晶體管的第一極
接入所述第二電位信號,所述第四晶體管的...
【專利技術屬性】
技術研發(fā)人員:杜永強,朱修劍,
申請(專利權)人:昆山國顯光電有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。