一種能提高EMCCD轉移效率的驅動電路,其創新在于:將第四電極和第一電極的輸入部并聯在第一輸入端上,第一輸入端同時為第四電極和第一電極提供水平轉移時序脈沖,以使第四電極和第一電極向EMCCD輸出的信號的相位保持一致;第七電極和第三電極的輸入部并聯在第二輸入端上,第二輸入端同時為第七電極和第三電極提供水平轉移時序脈沖,以使第七電極和第三電極向EMCCD輸出的信號的相位保持一致。本發明專利技術的有益技術效果是:可有效提高EMCCD轉移效率。
【技術實現步驟摘要】
本專利技術專利技術涉及一種EMCCD驅動電路,尤其涉及一種能提高EMCCD轉移效率的驅動電路。
技術介紹
EMCXD和普通幀轉移CXD的光敏區、存儲區與水平寄存器的結構相同,其不同之處在于EMCCD的水平寄存器(也叫水平讀出區)后面又連接了一段增益可控的倍增寄存器;存在的問題是:現有技術中,針對采用三相驅動脈沖實現電荷水平轉移的EMCCD,分別采用兩套電路來分別為電荷在水平寄存器和倍增寄存器中的轉移動作提供控制脈沖,由于兩套電路輸出的脈沖相位存在一定偏差,對EMCCD的轉移效率存在一定影響。
技術實現思路
針對
技術介紹
中的問題,本專利技術提出了一種能提高EMCCD轉移效率的驅動電路,包括EMCCD和驅動電路,所述EMCCD采用三相驅動脈沖實現電荷的水平轉移;所述驅動電路分別通過第一電極、第二電極和第三電極向EMCCD的水平寄存器提供水平轉移時序脈沖;同時,驅動電路還分別通過第四電極、第五電極、第六電極和第七電極向EMCCD的倍增寄存器提供水平轉移時序脈沖和倍增時序電壓;其中,第四電極的時序相位與第一電極的時序相位匹配;第六電極的時序相位與第二電極的時序相位匹配;第七電極的時序相位與第三電極的時序相位匹配;其創新在于:第四電極和第一電極的輸入部并聯在第一輸入端上,第一輸入端同時為第四電極和第一電極提供水平轉移時序脈沖,以使第四電極和第一電極向EMCCD輸出的信號的相位保持一致;第七電極和第三電極的輸入部并聯在第二輸入端上,第二輸入端同時為第七電極和第三電極提供水平轉移時序脈沖,以使第七電極和第三電極向EMCCD輸出的信號的相位保持一致。采用本專利技術的方案后,第四電極和第一電極的相位一致性與第七電極和第三電極的相位一致性同時得到了提高,電荷在水平寄存器和倍增寄存器中的水平轉移動作可以在相位一致性很高的條件下進行,這就解決了因相位偏差影響EMCCD轉移效率的問題。本專利技術的有益技術效果是:可有效提高EMCXD轉移效率。【附圖說明】圖1、現有技術的電氣原理示意圖; 圖2、本專利技術的電氣原理示意圖;圖中各個標記所對應的名稱分別為:水平寄存器1、倍增寄存器2、光敏區3、存儲區4、水平寄存器內的第一個像元Cl、水平寄存器內的第η個像元Cn、倍增寄存器內的第一個像元D1、倍增寄存器內的第η個像元Dn、第一電極H1、第二電極H2、第三電極H3、第四電極Φ 1、第五電極Odc、第六電極Φθπκ第七電極Φ3、第一輸入端Α、第二輸入端B?!揪唧w實施方式】一種能提高EMC⑶轉移效率的驅動電路,包括EMCXD和驅動電路,所述EMCXD采用三相驅動脈沖實現電荷的水平轉移;所述驅動電路分別通過第一電極H1、第二電極H2和第三電極H3向EMCCD的水平寄存器I提供水平轉移時序脈沖;同時,驅動電路還分別通過第四電極Φ 1、第五電極?dc、第六電極Oem和第七電極Φ3向EMCXD的倍增寄存器2提供水平轉移時序脈沖和倍增時序電壓;其中,第四電極Φ1的時序相位與第一電極Hl的時序相位匹配;第六電極Φθπι的時序相位與第二電極H2的時序相位匹配;第七電極Φ3的時序相位與第三電極(Η3)的時序相位匹配; 其創新在于:第四電極Φ1和第一電極Hl的輸入部并聯在第一輸入端A上,第一輸入端A同時為第四電極Φ I和第一電極Hl提供水平轉移時序脈沖,以使第四電極Φ I和第一電極Hl向EMCCD輸出的脈沖信號的相位保持一致;第七電極Φ3和第三電極Η3的輸入部并聯在第二輸入端B上,第二輸入端B同時為第七電極Φ 3和第三電極Η3提供水平轉移時序脈沖,以使第七電極Φ 3和第三電極Η3向EMCCD輸出的脈沖信號的相位保持一致。【主權項】1.一種能提高EMCXD轉移效率的驅動電路,包括EMCXD和驅動電路,所述EMCXD采用三相驅動脈沖實現電荷的水平轉移;所述驅動電路分別通過第一電極(H1)、第二電極(H2)和第三電極(H3)向EMCCD的水平寄存器(I)提供水平轉移時序脈沖;同時,驅動電路還分別通過第四電極(Φl)、第五電極(Φdc)、第六電極(Φem)和第七電極(Φ3)向EMC⑶的倍增寄存器(2)提供水平轉移時序脈沖和倍增時序電壓;其中,第四電極(Φ I)的時序相位與第一電極(Hl)的時序相位匹配;第六電極(Φθπι)的時序相位與第二電極(Η2)的時序相位匹配;第七電極(Φ3)的時序相位與第三電極(Η3)的時序相位匹配; 其特征在于:第四電極(Φ I)和第一電極(Hl)的輸入部并聯在第一輸入端(A)上,第一輸入端(A)同時為第四電極(Φ I)和第一電極(Hl)提供水平轉移時序脈沖,以使第四電極(Φ I)和第一電極(Hl)向EMCCD輸出的信號的相位保持一致;第七電極(03)和第三電極(Η3)的輸入部并聯在第二輸入端(B)上,第二輸入端(B)同時為第七電極(Φ 3)和第三電極(Η3)提供水平轉移時序脈沖,以使第七電極(Φ3)和第三電極(Η3)向EMCCD輸出的信號的相位保持一致。【專利摘要】一種能提高EMCCD轉移效率的驅動電路,其創新在于:將第四電極和第一電極的輸入部并聯在第一輸入端上,第一輸入端同時為第四電極和第一電極提供水平轉移時序脈沖,以使第四電極和第一電極向EMCCD輸出的信號的相位保持一致;第七電極和第三電極的輸入部并聯在第二輸入端上,第二輸入端同時為第七電極和第三電極提供水平轉移時序脈沖,以使第七電極和第三電極向EMCCD輸出的信號的相位保持一致。本專利技術的有益技術效果是:可有效提高EMCCD轉移效率。【IPC分類】H04N5-372, H04N5-378【公開號】CN104767945【申請號】CN201510174292【專利技術人】白雪平, 王小東, 汪朝敏, 鄭渝, 熊平 【申請人】中國電子科技集團公司第四十四研究所【公開日】2015年7月8日【申請日】2015年4月14日本文檔來自技高網...

【技術保護點】
一種能提高EMCCD轉移效率的驅動電路,包括EMCCD和驅動電路,所述EMCCD采用三相驅動脈沖實現電荷的水平轉移;所述驅動電路分別通過第一電極(H1)、第二電極(H2)和第三電極(H3)向EMCCD的水平寄存器(1)提供水平轉移時序脈沖;同時,驅動電路還分別通過第四電極(Φ1)、第五電極(Φdc)、第六電極(Φem)和第七電極(Φ3)向EMCCD的倍增寄存器(2)提供水平轉移時序脈沖和倍增時序電壓;其中,第四電極(Φ1)的時序相位與第一電極(H1)的時序相位匹配;第六電極(Φem)的時序相位與第二電極(H2)的時序相位匹配;第七電極(Φ3)的時序相位與第三電極(H3)的時序相位匹配;其特征在于:第四電極(Φ1)和第一電極(H1)的輸入部并聯在第一輸入端(A)上,第一輸入端(A)同時為第四電極(Φ1)和第一電極(H1)提供水平轉移時序脈沖,以使第四電極(Φ1)和第一電極(H1)向EMCCD輸出的信號的相位保持一致;第七電極(Φ3)和第三電極(H3)的輸入部并聯在第二輸入端(B)上,第二輸入端(B)同時為第七電極(Φ3)和第三電極(H3)提供水平轉移時序脈沖,以使第七電極(Φ3)和第三電極(H3)向EMCCD輸出的信號的相位保持一致。...
【技術特征摘要】
【專利技術屬性】
技術研發人員:白雪平,王小東,汪朝敏,鄭渝,熊平,
申請(專利權)人:中國電子科技集團公司第四十四研究所,
類型:發明
國別省市:重慶;85
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。