• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    一種基于CPLD的有源PFC控制電路制造技術

    技術編號:8343822 閱讀:202 留言:0更新日期:2013-02-17 14:27
    本實用新型專利技術公開了一種基于CPLD的有源PFC控制電路,包括CPLD、單片機、AD轉換電路、時鐘源和用于對BOOST型PFC電路拓撲結構中的電感進行電流采樣的電流采樣電路,所述CPLD包括第一緩沖寄存器、第二緩沖寄存器、周期寄存器、第一數值比較器、第二數值比較器、電流基準寄存器、PWM模塊和AD轉換邏輯控制器,所述時鐘源接入CPLD的時鐘信號輸入端,AD轉換電路與AD轉換邏輯控制器相連;所述電流采樣電路與AD轉換電路相連;第一、第二數值比較器結合控制PWM模塊輸出的PWM脈沖寬度,再由該PWM脈沖控制BOOST型PFC電路拓撲結構的IGBT通斷,使BOOST型PFC電路拓撲結構的實際電感電流跟隨電感電流參考值變化。本實用新型專利技術對外部CPU的要求很低,同時保證輸入電流的諧波失真度很小,控制的魯棒性好。(*該技術在2022年保護過期,可自由使用*)

    【技術實現步驟摘要】

    本技術涉及功率因素校正電路,具體涉及一種基于CPLD的有源PFC控制電路
    技術介紹
    電子技術、電力電子技術的迅猛發展,大量電力電子設備的投入使用,給電網帶來日益嚴重的諧波和無功功率危害。在不間斷電源(UPS)中一般采用功率因數校正(PFC)技術來解決諧波污染的問題,如圖I所示的BOOST型PFC電路拓撲結構,主要由電感LUIGBT管、二極管D1、電容Cl、電阻Zl和整流橋組成。傳統的有源PFC電路都是采用集成模擬控制芯片來實現的,如UC3854、L4981A/B 等,但是模擬控制芯片本身存在一些缺陷,如元器件容易老化及熱漂移;控制方法不靈活,功率難以做大等。隨著數字控制技術的不斷發展,采用DSP來實現中大功率PFC控制的方法,已經廣泛地應用于電力電子
    這種數字化控制方法不僅彌補了模擬電路的缺陷,而且它還具有一些模擬電路無法比擬的優點,如可以采用軟件的辦法取代某些硬件電路,如濾波電路、PI調節器電路等,這就大大簡化了硬件電路,簡化了電路的復雜性并降低了電路的成本,而且可以實現更加先進的PFC控制方法,系統維護升級方便等。采用DSP的全數字化PFC控制一般采用雙環控制,如圖2所示,外環是電壓環,PFC的反饋電壓Udc與參考電壓Uref相減得到電壓誤差值,經過PI環節后與標準正弦波信號相乘得到內環電流環的參考電流,參考電流與電感電流IL相減得到電流誤差值,誤差值經過PI環節后為控制器的輸出。但是純粹的通過DSP軟件控制也存在一些缺點,如采樣頻率和開關頻率之間的矛盾、始終滯后一個開關節拍的控制延時、復雜的數學建模和算法設計、對DSP的運算速度有較高要求、PI參數整定難、對電路參數敏感等的問題。
    技術實現思路
    本技術所要解決的技術問題,就是提供一種基于CPLD的有源PFC控制電路,其對外部CPU的要求很低,同時保證輸入電流的諧波失真度很小,控制的魯棒性好。為解決上述技術問題,本技術采取的技術方案如下一種基于CPLD的有源PFC控制電路,其特征在于包括CPLD、單片機、AD轉換電路、時鐘源和用于對BOOST型PFC電路拓撲結構中的電感進行電流采樣的電流采樣電路,所述CPLD包括第一緩沖寄存器、第二緩沖寄存器、周期寄存器、第一數值比較器、第二數值比較器、電流基準寄存器、可產生三角波基準的PWM模塊和用于控制所述AD轉換電路進行AD轉換并存儲AD轉換結果的AD轉換邏輯控制器,所述第一緩沖寄存器依次與周期寄存器、第一數值比較器PWM模塊相連,所述第二緩沖寄存器依次與電流基準寄存器、第二數值比較器、AD轉換邏輯控制器相連,所述單片機具有相應數據通訊接口分別與第一、第二緩沖寄存器相連,該單片機還具有用于對BOOST型PFC電路拓撲結構的直流總線電壓輸出進行采樣的采樣輸入端,所述時鐘源接入CPLD的時鐘信號輸入端,所述AD轉換電路與所述AD轉換邏輯控制器相連;所述電流采樣電路與AD轉換電路相連;所述PWM模塊為時鐘源計數器,在每個所述時鐘源的上跳沿,PWM模塊中的計數值加1,單片機輸出控制PWM模塊的輸出周期的周期信號經第一緩沖寄存器存入周期寄存器,同時將周期寄存器的值與PWM模塊中的計數值在第一數值比較器中進行比較,第一數值比較器輸出復位控制信號至PWM模塊,使PWM模塊復位計數或按單片機的周期信號輸出高電平或低電平;所述電流采樣電路獲得電感電流后經AD轉換電路轉換,進入AD邏輯控制電路中存儲,所述單片機根據采樣輸入端的采樣信號計算得出電感電流參考值作為電流基準,經第二緩沖寄存器存入電流基準寄存器,同時第二數值比較器讀取AD轉換邏輯控制器的AD轉換結果與電流基準寄存器的電感電流參考值進行比較,第二數值比較器輸出低電平控制信號至PWM模塊,第一、第二數值比較器結合控制PWM模塊輸出的PWM脈沖寬度,再由該PWM 脈沖控制BOOST型PFC電路拓撲結構的IGBT通斷,使BOOST型PFC電路拓撲結構的實際電感電流跟隨電感電流參考值變化。本技術所述基于CPLD的有源PFC控制電路還包括16位并行數據總線,所述第一緩沖寄存器、第二緩沖寄存器經16位并行數據總線與單片機相連。本技術相比于現有技術的有益效果本技術不需要進行復雜的數學建模和算法設計;電流內環不在使用PI控制器,而是由CPLD根據給定的電流基準值自適應地調整PWM模塊的輸出脈沖寬度,不再有電流內環的參數整定問題,這也導致了本新型對電路參數的變動不再敏感,魯棒性好。附圖說明圖I為現有BOOST型PFC電路拓撲結構;圖2為現有采用DSP進行PFC控制的原理圖;圖3為本技術的電路連接示意圖;圖4為本技術PWM模塊計數的三角波波形圖;圖5為本技術PWM模塊輸出的脈沖波形圖;圖6為本技術實際電感電流(折線部分)跟隨電流基準(正弦弧線部分)變化的波形圖。具體實施方式如圖3所示的一種基于CPLD的有源PFC控制電路,它包括CPLD、單片機、AD轉換電路、時鐘源和用于對BOOST型PFC電路拓撲結構中的電感進行電流采樣的電流采樣電路,CPLD包括第一緩沖寄存器、第二緩沖寄存器、周期寄存器、第一數值比較器、第二數值比較器、電流基準寄存器、可產生三角波基準的PWM模塊和用于控制AD轉換電路進行AD轉換并存儲AD轉換結果的AD轉換邏輯控制器,第一緩沖寄存器依次與周期寄存器、第一數值比較器PWM模塊相連,第二緩沖寄存器依次與電流基準寄存器、第二數值比較器、AD轉換邏輯控制器相連,單片機具有相應數據通訊接口分別與第一、第二緩沖寄存器相連,該單片機還具有用于對BOOST型PFC電路拓撲結構的直流總線電壓輸出進行采樣的采樣輸入端,時鐘源接入CPLD的時鐘信號輸入端,AD轉換電路與AD轉換邏輯控制器相連;電流采樣電路與AD轉換電路相連。CPLD的芯片采用的型號為EPM240T100C5,單片機的芯片采用的型號為MC9S08AW, AD轉換電路采用AD9200為AD轉換芯片。其中,時鐘源輸出頻率為20MHz的方波;AD轉換邏輯控制器是內部的一個邏輯發生模塊,用于控制AD轉換電路進行AD轉換和轉換結果的讀取。AD轉換電路可以選用具有多級流水線結構的AD芯片,這樣就可以在每一個時鐘源基準的下跳沿讀取一次AD轉換的數值。AD轉換電路的的輸入為BOOST型PFC電路拓撲結構的電感電流。如圖3所示,AD轉換邏輯控制器用AD elk腳來控制AD轉換電路的轉換;用AD Data并行總線(10位)來讀取AD轉換結果。PWM模塊為時鐘源計數器,計數器從O開始計數,在每個時鐘源的上跳沿,PWM模塊中的計數值加1,單片機輸出控制PWM模塊的輸出周期的周期信號經第一緩沖寄存器存·入周期寄存器,同時將周期寄存器的值與PWM模塊中的計數值在第一數值比較器中進行比較,當兩者相等時,第一數值比較器產生一個復位信號CLR,該信號使PWM模塊復位計數,重新開始計數,同時使PWM模塊輸出高電平,兩者不相等時,PWM模塊輸出低電平。在復位信號CLR有效期間,將各個對應緩沖寄存器的值傳送給對應的寄存器,實現各個寄存器的數值更新。如圖3所示,PWM模塊有兩個輸出信號端一個是P麗output腳,與BOOST型PFC電路拓撲結構中IGBT管的集電極相連,用于驅動IGBT管;一個是PWM 本文檔來自技高網
    ...

    【技術保護點】
    一種基于CPLD的有源PFC控制電路,其特征在于:包括CPLD、單片機、AD轉換電路、時鐘源和用于對BOOST型PFC電路拓撲結構中的電感進行電流采樣的電流采樣電路,所述CPLD包括第一緩沖寄存器、第二緩沖寄存器、周期寄存器、第一數值比較器、第二數值比較器、電流基準寄存器、可產生三角波基準的PWM模塊和用于控制所述AD轉換電路進行AD轉換并存儲AD轉換結果的AD轉換邏輯控制器,所述第一緩沖寄存器依次與周期寄存器、第一數值比較器PWM模塊相連,所述第二緩沖寄存器依次與電流基準寄存器、第二數值比較器、AD轉換邏輯控制器相連,所述單片機具有相應數據通訊接口分別與第一、第二緩沖寄存器相連,該單片機還具有用于對BOOST型PFC電路拓撲結構的直流總線電壓輸出進行采樣的采樣輸入端,所述時鐘源接入CPLD的時鐘信號輸入端,所述AD轉換電路與所述AD轉換邏輯控制器相連;所述電流采樣電路與AD轉換電路相連;所述PWM模塊為時鐘源計數器,在每個所述時鐘源的上跳沿,PWM模塊中的計數值加1,單片機輸出控制PWM模塊的輸出周期的周期信號經第一緩沖寄存器存入周期寄存器,同時將周期寄存器的值與PWM模塊中的計數值在第一數值比較器中進行比較,第一數值比較器輸出復位控制信號至PWM模塊,使PWM模塊復位計數或按單片機的周期信號輸出高電平或低電平;所述電流采樣電路獲得電感電流后經AD轉換電路轉換,進入AD邏輯控制電路中存儲,所述單片機根據采樣輸入端的采樣信號計算得出電感電流參考值作為電流基準,經第二緩沖寄存器存入電流基準寄存器,同時第二數值比較器讀取AD轉換邏輯控制器的AD轉換結果與電流基準寄存器的電感電流參考值進行比較,第二數值比較器輸出低電平控制信號至PWM模塊,第一、第二數值比較器結合控制PWM模塊輸出的PWM脈沖寬度,再由該PWM脈沖控制BOOST型PFC電路拓撲結構的IGBT通斷,使BOOST型PFC電路拓撲結構的實際電感電流跟隨電感電流參考值變化。...

    【技術特征摘要】
    1.一種基于CPLD的有源PFC控制電路,其特征在于包括CPLD、單片機、AD轉換電路、時鐘源和用于對BOOST型PFC電路拓撲結構中的電感進行電流采樣的電流采樣電路,所述CPLD包括第一緩沖寄存器、第二緩沖寄存器、周期寄存器、第一數值比較器、第二數值比較器、電流基準寄存器、可產生三角波基準的PWM模塊和用于控制所述AD轉換電路進行AD轉換并存儲AD轉換結果的AD轉換邏輯控制器,所述第一緩沖寄存器依次與周期寄存器、第一數值比較器PWM模塊相連,所述第二緩沖寄存器依次與電流基準寄存器、第二數值比較器、AD轉換邏輯控制器相連,所述單片機具有相應數據通訊接口分別與第一、第二緩沖寄存器相連,該單片機還具有用于對BOOST型PFC電路拓撲結構的直流總線電壓輸出進行采樣的采樣輸入端,所述時鐘源接入CPLD的時鐘信號輸入端,所述AD轉換電路與所述AD轉換邏輯控制器相連;所述電流采樣電路與AD轉換電路相連; 所述PWM模塊為時鐘源計數器,在每個所述時鐘源的上跳沿,PWM模塊中的計數值加I,單片機輸出控制PWM模塊的輸出周期的周...

    【專利技術屬性】
    技術研發人員:黃敏,潘世高,
    申請(專利權)人:佛山市柏克新能科技股份有限公司
    類型:實用新型
    國別省市:

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 久久亚洲精品无码观看不卡| 亚洲AV无码乱码麻豆精品国产| 伊人无码精品久久一区二区| 中文无码一区二区不卡αv| 久久久久久亚洲av无码蜜芽| 亚洲高清无码在线观看| 久久青青草原亚洲AV无码麻豆 | 免费A级毛片无码免费视| 人妻中文字幕AV无码专区| 久久久久亚洲AV成人无码网站| 精品无码国产一区二区三区麻豆| 无码国产色欲XXXX视频| 无码精品人妻一区二区三区AV| 久久人妻无码中文字幕| 亚洲中文字幕久久精品无码APP | AV无码久久久久不卡网站下载| 亚洲一级特黄无码片| 亚洲AV无码专区在线厂| 影音先锋中文无码一区| 人妻无码久久一区二区三区免费| 国产成人无码网站| 国模无码视频一区二区三区 | 精品国产AV无码一区二区三区| 无码国产精品一区二区免费模式 | 亚洲av极品无码专区在线观看| 精品一区二区无码AV| 亚洲精品无码99在线观看| 人妻少妇精品无码专区漫画| 色欲AV永久无码精品无码| 亚洲中文无码mv| 九九无码人妻一区二区三区| 久久久无码人妻精品无码| 免费无遮挡无码永久视频| 18禁无遮挡无码国产免费网站| 亚洲AV无码乱码在线观看富二代| 亚洲AV永久无码精品成人| 久久久久久无码国产精品中文字幕 | 无码区国产区在线播放| 无码精品人妻一区二区三区漫画| 亚洲AV无码国产精品色午友在线| 亚洲欧洲日产国码无码网站|