本發(fā)明專利技術(shù)提供一種基于AOS的星載數(shù)據(jù)處理系統(tǒng),該系統(tǒng)可實(shí)現(xiàn)對(duì)星載數(shù)據(jù)的動(dòng)態(tài)處理,使其可適應(yīng)星上數(shù)據(jù)源的動(dòng)態(tài)變化。該系統(tǒng)包括1553B總線接口、1394A總線接口、數(shù)據(jù)源低壓差分信號(hào)(Low-Voltage?Differential?Signaling,LVDS)接口、固存LVDS接口、CPU控制模塊、FPGA、時(shí)鐘單元及高速串行模塊;所述FPGA包括四個(gè)數(shù)據(jù)緩存器、組幀及格式化模塊、虛擬信道動(dòng)態(tài)調(diào)度模塊、里德-索洛門(Reed-Solomon,RS)信道編碼模塊、偽隨機(jī)化模塊以及幀同步模塊。本發(fā)明專利技術(shù)在虛擬信道動(dòng)態(tài)調(diào)度模塊上事先存儲(chǔ)有各類數(shù)據(jù)的優(yōu)先級(jí)和緊迫度,根據(jù)優(yōu)先級(jí)和緊迫度對(duì)接收的數(shù)據(jù)進(jìn)行動(dòng)態(tài)調(diào)度,使得本發(fā)明專利技術(shù)數(shù)據(jù)處理系統(tǒng)能適應(yīng)星上數(shù)據(jù)源動(dòng)態(tài)變化的需要。
【技術(shù)實(shí)現(xiàn)步驟摘要】
【技術(shù)保護(hù)點(diǎn)】
一種基于AOS的星載數(shù)據(jù)處理系統(tǒng),其特征在于,包括1553B總線接口、1394A總線接口、數(shù)據(jù)源LVDS接口、固存LVDS接口、CPU控制模塊、FPGA、時(shí)鐘單元及高速串行模塊;所述FPGA包括四個(gè)數(shù)據(jù)緩存器、組幀及格式化模塊、虛擬信道動(dòng)態(tài)調(diào)度模塊、RS信道編碼模塊、偽隨機(jī)化模塊以及幀同步模塊;上述各器件之間的連接關(guān)系為:1553B總線接口和1394A總線接口分別與CPU控制模塊相連;CPU控制模塊、1394A總線接口、數(shù)據(jù)源LVDS接口以及固存LVDS接口分別一對(duì)一連接FPGA內(nèi)四個(gè)數(shù)據(jù)緩存器中的一個(gè);FPGA內(nèi)數(shù)據(jù)緩存器、組幀及格式化模塊、虛擬信道動(dòng)態(tài)調(diào)度模塊、RS信道編碼模塊、偽隨機(jī)化模塊以及幀同步模塊順次連接,且?guī)侥K進(jìn)一步與高速串行模塊相連;所述時(shí)鐘單元分別與CPU控制模塊和FPGA相連;其中,時(shí)鐘單元為CPU控制模塊和FPGA上的各功能模塊提供工作時(shí)鐘;CPU控制模塊用于控制1553B總線接口和1394A總線接口的初始化、工作模式的切換及參數(shù)采集;1553B總線接口在CPU控制模塊的控制下,接收由1553B總線傳輸過(guò)來(lái)的第一類數(shù)據(jù),并通過(guò)CPU控制模塊傳輸給FPGA上的第一數(shù)據(jù)緩存器;1394A總線接口在CPU控制模塊的控制下,接收由1394A總線傳輸過(guò)來(lái)的第二類數(shù)據(jù),并傳輸給FPGA上的第二數(shù)據(jù)緩存器;數(shù)據(jù)源LVDS接口接收外部傳輸過(guò)來(lái)的第三類數(shù)據(jù),并傳輸給FPGA上的第三數(shù)據(jù)緩存器;固存LVDS接口接收外部傳輸過(guò)來(lái)的第四類數(shù)據(jù),并傳輸給FPGA上的第四數(shù)據(jù)緩存器;數(shù)據(jù)緩存器將接收的數(shù)據(jù)傳輸給組幀及格式化模塊;組幀及格式化模塊對(duì)4路數(shù)據(jù)緩存器傳輸過(guò)來(lái)的數(shù)據(jù)進(jìn)行組幀,并將組好 的幀數(shù)據(jù)傳輸給虛擬信道動(dòng)態(tài)調(diào)度模塊;虛擬信道動(dòng)態(tài)調(diào)度模塊上事先存儲(chǔ)有各類數(shù)據(jù)的優(yōu)先級(jí)和緊迫度,其判斷組幀及格式化模塊傳輸過(guò)來(lái)數(shù)據(jù)的類型,根據(jù)各類型數(shù)據(jù)對(duì)應(yīng)的緊迫度和優(yōu)先級(jí)的高低對(duì)接收的數(shù)據(jù)進(jìn)行調(diào)度排序,生成一路數(shù)據(jù)流傳輸給RS信道編碼模塊;其中,在生成的數(shù)據(jù)流上,緊迫度高的數(shù)據(jù)位于數(shù)據(jù)流的前端,緊迫度低的數(shù)據(jù)位于數(shù)據(jù)流后端,當(dāng)緊迫度相同時(shí),則優(yōu)先級(jí)高的數(shù)據(jù)位于數(shù)據(jù)流的前端,優(yōu)先級(jí)低的數(shù)據(jù)位于數(shù)據(jù)流后端;RS信道編碼模塊用于對(duì)接收的數(shù)據(jù)流進(jìn)行信道編碼,將編碼后的數(shù)據(jù)流傳輸給偽隨機(jī)化模塊;偽隨機(jī)化模塊對(duì)接收的數(shù)據(jù)流進(jìn)行偽隨機(jī)化操作,同時(shí)將偽隨機(jī)化后的數(shù)據(jù)流傳輸給幀同步模塊;幀同步模塊把偽隨機(jī)化后的數(shù)據(jù)流加上同步頭后形成等間隔連續(xù)的數(shù)據(jù)流輸出給高速串行模塊;高速串行模塊用于實(shí)現(xiàn)并行輸入數(shù)據(jù)的串行輸出。...
【技術(shù)特征摘要】
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:申景詩(shī),張長(zhǎng)帥,王鳳陽(yáng),邵飛,
申請(qǐng)(專利權(quán))人:中國(guó)航天科技集團(tuán)公司第五研究院第五一三研究所,
類型:發(fā)明
國(guó)別省市:
還沒(méi)有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。