• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    選擇時鐘的方法和電路板技術

    技術編號:8271024 閱讀:210 留言:0更新日期:2013-01-31 03:06
    本發(fā)明專利技術公開了一種選擇時鐘的方法和電路板,屬于計算機技術領域。所述方法包括:從所述N個CPU系統中選出1個CPU系統,選出的CPU系統用于為所述新CPU系統提供時鐘;將選出的CPU系統的時鐘,分別連接到所述N個CPU系統中每個CPU系統的CPU上。所述電路板包括:第一槽位和N個第二槽位。本發(fā)明專利技術通過將從N個CPU系統中選出的CPU系統的時鐘,分別連接到N個CPU系統中每個CPU系統的CPU上,即可實現為新CPU系統中每個CPU系統的CPU提供統一的時鐘,優(yōu)化了時鐘質量、使得CPU工作穩(wěn)定;可以降低成本;提高了系統擴展性能。

    【技術實現步驟摘要】
    本專利技術涉及計算機
    ,特別涉及一種選擇時鐘的方法和電路板
    技術介紹
    隨著計算機技術的發(fā)展,對計算機的計算能力的要求也越來越高,通過多個CPU(Central Processing Unit,中央處理器)系統的級聯實現計算機計算能力的提高,已經成為提高計算機計算能力的主流方法。目前,主要是將2個CPU系統級聯為I個新CPU系統,在將2個CPU系統級聯時,可以是將I個單CPU系統(該系統中只包括I個CPU)與I個單CPU系統級聯、將I個單CPU系統與I個多CPU系統(該系統中包括多個CPU)級聯、將I個多CPU系統與I個多CPU系統級聯。不管是單CPU系統還是多CPU系統,每個CPU系統中都有I個時鐘,在將2個CPU系統級聯為I個新CPU系統時,為了保證新CPU系統的同步,需要在2個時鐘中選擇I個時鐘作為新CPU系統的時鐘,為新CPU系統提供時鐘信號。 目前,在為2個CPU系統級聯的新CPU系統選擇時鐘時,采用下面的方法在每個CPU系統中設置I個MUX (Mu 11 ip I exer,多路選擇器)功能緩沖器(BUFFER )和CPLD( Comp I exProgrammable Logic Device,復雜可編程邏輯器件)控制器,將MUX功能緩沖器的一個輸入連接到其所在的CPU系統中的時鐘上,將MUX功能緩沖器的另一個輸入連接到另一個CPU系統中的時鐘上,在新CPU系統啟動時,通過CPLD控制器判斷組成新CPU系統的2個CPU系統中哪個CPU系統先啟動,哪個CPU系統先啟動,則CPLD控制器控制MUX功能緩沖器選擇使用哪個系統的時鐘作為新CPU系統的時鐘,為新CPU系統提供時鐘信號。然而,在實現本專利技術的過程中,專利技術人發(fā)現現有技術至少存在以下問題兩個MUX功能緩沖器之間會存在差異性,會弓丨入不同的附加抖動和干擾,而CPU對于時鐘質量要求非常高,附加抖動可能會導致CPU工作不穩(wěn)定。需要使用MUX功能緩沖器和CPLD控制器,增加了系統成本。MUX功能緩沖器只能實現二選一,不能實現多個CPU系統級聯為一個新CPU系統。
    技術實現思路
    為了解決現有技術的問題,本專利技術實施例提供了一種選擇時鐘的方法和電路板。所述技術方案如下一種選擇時鐘的方法,將N個CPU系統級聯為I個新CPU系統時,其中,N為大于等于2的自然數,所述方法包括從所述N個CPU系統中選出I個CPU系統,選出的CPU系統用于為所述新CPU系統提供時鐘;將選出的CPU系統的時鐘,分別連接到所述N個CPU系統中每個CPU系統的CPU上。一種選擇時鐘的電路板,所述電路板包括第一槽位和N個第二槽位,其中,N為大于等于2的自然數; 所述第一槽位,用于接入從N個CPU系統中選出的CPU系統的時鐘,并將接入的時鐘,分別連接到與所述N個CPU系統中每個CPU系統分別對應的第二槽位中,其中,選出的CPU系統用于為由所述N個CPU系統級聯為的新CPU系統提供時鐘;所述N個第二槽位,用于分別連接到與所述N個第二槽位中每個第二槽位分別對應的每個CPU系統的CPU上。本專利技術實施例提供的技術方案的有益效果是通過將從N個CPU系統中選出的CPU系統的時鐘,分別連接到N個CPU系統中每個CPU系統的CPU上,即可實現為新CPU系統中每個CPU系統的CPU提供統一的時鐘,不需要設置MUX功能緩沖器,消除了 MUX功能緩沖器帶來的附加抖動和干擾,優(yōu)化了時鐘質量,使得CPU工作穩(wěn)定;去除了使用MUX功能緩沖器和CPLD控制器帶來的成本,可以降低成本;可以為多個CPU系統級聯為的新CPU系統選擇時鐘,解決了 MUX功能緩沖器只能二選一的限制,提高了系統擴展性能。附圖說明圖I是本專利技術實施例I提供的一種選擇時鐘的方法流程圖;圖2是本專利技術實施例2提供的一種選擇時鐘的示例圖;圖3是本專利技術實施例2提供的一種選擇時鐘的方法流程圖;圖4是本專利技術實施例3提供的一種選擇時鐘的示例圖;圖5是本專利技術實施例3提供的一種選擇時鐘的方法流程圖;圖6是本專利技術實施例4提供的一種選擇時鐘的電路板結構示意圖;圖7是本專利技術實施例4提供的另一種選擇時鐘的電路板結構示意圖。具體實施例方式為使本專利技術的目的、技術方案和優(yōu)點更加清楚,下面將結合附圖對本專利技術實施方式作進一步地詳細描述。實施例I參見圖1,本專利技術實施例提供了一種選擇時鐘的方法,將N個CPU系統級聯為I個新CPU系統時,其中,N為大于等于2的自然數,該方法包括101 :從N個CPU系統中選出I個CPU系統,選出的CPU系統用于為新CPU系統提供時鐘。102 :將選出的CPU系統的時鐘,分別連接到N個CPU系統中每個CPU系統的CPU上。進一步地,將選出的CPU系統的時鐘,分別連接到N個CPU系統中每個CPU系統的CPU上為將選出的CPU系統的時鐘,通過電路板分別連接到N個CPU系統中每個CPU系統的CPU上。進一步地,將選出的CPU系統的時鐘,通過電路板分別連接到N個CPU系統中每個CPU系統的CPU上,包括將N個CPU系統中每個CPU系統的時鐘,分別接入電路板上與每個CPU系統對應的接入槽位中;將選出的CPU系統的時鐘對應的接入槽位,分別連接到電路板上與每個CPU系統對應的輸出槽位中;將與每個CPU系統對應的輸出槽位,分別連接到每個CPU系統的CPU上。進一步地,電路板為背板或扣板。進一步地,從N個CPU系統中選出I個CPU系統,包括從N個CPU系統中隨機選出I個CPU系統;或根據CPU系統的CPU性能指標,從N個CPU系統中選出I個CPU性能指標滿足預設的性能指標條件的CPU系統。 本專利技術實施例所述的選擇時鐘的方法,通過將從N個CPU系統中選出的CPU系統的時鐘,分別連接到N個CPU系統中每個CPU系統的CPU上,即可實現為新CPU系統中每個CPU系統的CPU提供統一的時鐘,不需要設置MUX功能緩沖器,消除了 MUX功能緩沖器帶來的附加抖動和干擾,優(yōu)化了時鐘質量,使得CPU工作穩(wěn)定;去除了使用MUX功能緩沖器和CPLD控制器帶來的成本,可以降低成本;可以為多個CPU系統級聯為的新CPU系統選擇時鐘,解決了 MUX功能緩沖器只能二選一的限制,提高了系統擴展性能。本專利技術實施例所述的選擇時鐘的方法,可以應用于將N個CPU系統組成I個新CPU系統時,其中N為大于等于2的自然數,為了便于說明,下面以將該方法應用于為2個CPU系統級聯為的新CPU系統選擇時鐘時為例進行說明。實施例2本專利技術實施例提供了一種選擇時鐘的方法,設置在單板(Board)A上的第一 CPU系統和設置在單板B上的第二 CPU系統是2個獨立的CPU系統,分別有各自的時鐘。當第一CPU系統和第二 CPU系統級聯為I個新CPU系統時,參見圖2和圖3,該方法包括201 :從第一 CPU系統和第二 CPU系統中隨機選出第一 CPU系統,第一 CPU系統用于為第一 CPU系統和第二 CPU系統級聯為的新CPU系統提供時鐘。具體地,實際應用中如果第一 CPU系統和第二 CPU系統是相同的系統,則可以從2個系統中隨機選擇I個系統。如果第一 CPU系統和第二 CPU系統是不相同的系統,則可以根據CPU系統的CPU性能指標進行選擇。202 :將設置在單板A上的第一 CPU系統的時鐘連接到背板X的Al槽位上,將設置在單板B上的第本文檔來自技高網
    ...

    【技術保護點】
    一種選擇時鐘的方法,其特征在于,將N個CPU系統級聯為1個新CPU系統時,其中,N為大于等于2的自然數,所述方法包括:從所述N個CPU系統中選出1個CPU系統,選出的CPU系統用于為所述新CPU系統提供時鐘;將選出的CPU系統的時鐘,分別連接到所述N個CPU系統中每個CPU系統的CPU上。

    【技術特征摘要】
    1.一種選擇時鐘的方法,其特征在于,將N個CPU系統級聯為I個新CPU系統時,其中,N為大于等于2的自然數,所述方法包括 從所述N個CPU系統中選出I個CPU系統,選出的CPU系統用于為所述新CPU系統提供時鐘; 將選出的CPU系統的時鐘,分別連接到所述N個CPU系統中每個CPU系統的CPU上。2.根據權利要求I所述的方法,其特征在于,將選出的CPU系統的時鐘,分別連接到所述N個CPU系統中每個CPU系統的CPU上為 將選出的CPU系統的時鐘,通過電路板分別連接到所述N個CPU系統中每個CPU系統的CPU上。3.根據權利要求2所述的方法,其特征在于,將選出的CPU系統的時鐘,通過電路板分別連接到所述N個CPU系統中每個CPU系統的CPU上,包括 將所述N個CPU系統中每個CPU系統的時鐘,分別接入所述電路板上與所述每個CPU系統對應的接入槽位中; 將選出的CPU系統的時鐘對應的接入槽位,分別連接到所述電路板上與所述每個CPU系統對應的輸出槽位中; 將與所述每個CPU系統對應的輸出槽位,分別連接到所述每個CPU系統的CPU上。4.根據權利要求3所述的方法,其特...

    【專利技術屬性】
    技術研發(fā)人員:戎易弓
    申請(專利權)人:華為技術有限公司
    類型:發(fā)明
    國別省市:

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 久久亚洲精品无码观看不卡| 久久午夜无码鲁丝片 | 午夜无码国产理论在线| 青青爽无码视频在线观看| 久久精品无码一区二区三区不卡| 精品无人区无码乱码大片国产| 精品国产v无码大片在线观看 | 精品无码黑人又粗又大又长| 综合无码一区二区三区| 精品无码人妻一区二区免费蜜桃| 亚洲一本大道无码av天堂| 免费无码毛片一区二区APP| 久久久久久国产精品无码下载| 中文字幕韩国三级理论无码| 亚洲精品午夜无码专区| 97无码免费人妻超级碰碰夜夜| 亚洲熟妇无码久久精品| 国产V亚洲V天堂无码| 在线精品自拍无码| 狼人无码精华AV午夜精品| 在线看片福利无码网址| 亚洲AV无码成人精品区天堂 | 无码137片内射在线影院| 国产成人无码精品一区不卡| 精品成在人线AV无码免费看 | 国外AV无码精品国产精品| 97碰碰碰人妻视频无码| 99国产精品无码| 亚洲成无码人在线观看| 国产AV无码专区亚汌A√| 成在线人免费无码高潮喷水| 国产免费午夜a无码v视频| 无码永久免费AV网站| 无码国产精品久久一区免费| 亚洲AV永久无码精品一福利| 一区二区三区无码被窝影院| 亚洲精品无码中文久久字幕| 日本精品无码一区二区三区久久久| 亚洲爆乳大丰满无码专区| 国产成人无码av在线播放不卡| 国产裸模视频免费区无码|