本發明專利技術提供一種多路地/開離散量輸入信號的BIT測試電路,主要解決了現有技術測試周期長、測量成本高且測試結果可靠性較差的問題。該多路地/開離散量輸入信號的BIT測試電路,包括至少兩路依次串聯的二階濾波電路、緩沖電路和驅動電路,二階濾波電路一端為離散量輸入端,另一端為數據輸出端,緩沖電路和驅動電路還與用于控制數據傳送和指令譯碼的譯碼控制電路連接。該多路地/開離散量輸入信號的BIT測試電路,在百余路正常信號處理電路中僅額外增加兩個組合繼電器,電路簡單、實用可靠,極大提高電路的可測試性和可靠性。
【技術實現步驟摘要】
本專利技術涉及ー種多路地/開離散量輸入信號的BIT測試電路,用于對離散信號的處理。
技術介紹
在計算機離散量輸入電路中,地/開型離散量獨立輸入通道數近百路,離散信號處理電路一般包括輸入隔離電路、EMI (電磁兼容)電路、電平轉換電路、緩沖驅動電路、譯碼控制電路、BIT (自測試)支持電路等組成。地/開型離散量獨立輸入通道數量較大,且正常信號處理電路非常復雜,應用現有的測試方法在對其進行測試時,由于測試機構自身也較為復雜,測試成本高,測試周期長,且可靠性較差;因此,急需提供ー種測試完善、簡便實用的BIT測試電路對計算機離散量輸入電路進行簡單、快捷、可靠性高的測量。
技術實現思路
本專利技術提供ー種多路地/開離散量輸入信號的BIT測試電路,主要解決了現有技術測試周期長、測量成本高且測試結果可靠性較差的問題。本專利技術的具體技術解決方案如下該多路地/開離散量輸入信號的BIT測試電路,包括至少兩路依次串聯的ニ階濾波電路、緩沖電路和驅動電路,ニ階濾波電路一端為離散量輸入端,另一端為數據輸出端,所述緩沖電路和驅動電路還與用于控制數據傳送和指令譯碼的譯碼控制電路連接,所述ニ階濾波電路的ニ階濾波前的導線上設置有第一連接點,第一連接點上連接有第一繼電器和電阻,第一繼電器包括兩檔,一檔為提拉電源,ー檔為模擬接地端;所述ニ階濾波電路的ニ階濾波后,緩沖電路之前的導線上設置有第二連接點,第二連接點上連接有第二繼電器和電阻,第二繼電器包括兩檔,一檔為提拉電源,ー檔為數字接地端;所述各路串聯的ニ階濾波電路、緩沖電路和驅動電路的第一連接點與第一連接點之間均連通,第二連接點與第二連接點之間均連通。上述增設了第一繼電器、第二繼電器及電阻的ニ階濾波電路包括EMI電路和電平轉換電路。上述離散量輸入端與EMI電路之間還設置有用于防止輸入異常信號干擾的隔離電路。上述的EMI電路由LC網絡(L1、C1)組成,用于濾除輸入信號線上疊加的高頻噪聲和毛刺。上述電平轉換電路由電阻網絡R1、R2、R3構成,它將接收到的信號轉換為ー個TTL兼容邏輯電平并提供過應カ保護。 上述緩沖驅動電路提供隔離和増加強總線驅動并利用施密特特性對信號進行去抖處理的緩沖驅動電路。本專利技術的優點在于該多路地/開離散量輸入信號的BIT測試電路,在百余路正常信號處理電路中僅額外增加兩個組合繼電器,電路簡單、實用可靠,極大提高電路的可測試性和可靠性。附圖說明圖I為本專利技術結構示意圖。具體實施例方式以下結合具體實施例對本專利技術原理及結構進行詳述,如圖I所示該多路地/開離散量輸入信號的BIT測試電路,包括至少兩路依次串聯的ニ階濾波電路、緩沖電路和驅動電路,ニ階濾波電路一端為離散量輸入端,另一端為數據輸出端,緩沖電路和驅動電路還與用于控制數據傳送和指令譯碼的譯碼控制電路連接,ニ階濾波電 路的ニ階濾波前的導線上設置有第一連接點,第一連接點上連接有第一繼電器Kl和電阻R1,第一繼電器Kl包括兩檔,一檔為提拉電源,ー檔為模擬接地端AGND ; ニ階濾波電路的ニ階濾波后,緩沖電路之前的導線上設置有第二連接點,第二連接點上連接有第二繼電器K2和電阻R3,第二繼電器包括兩檔,一檔為提拉電源,ー檔為數字接地端GND;各路串聯的ニ階濾波電路、緩沖電路和驅動電路的第一連接點與第一連接點之間均連通,第二連接點與第二連接點之間均連通。上述增設了第一繼電器K1、第二繼電器K2及電阻R1、R3的ニ階濾波電路包括EMI電路和電平轉換電路;離散量輸入端與EMI電路之間還設置有用于防止輸入異常信號干擾的隔離電路VI,Vl 一般為ニ極管隔離電路,防止輸入異常信號干擾;EMI電路由LC網絡(LI、Cl)組成,用于濾除輸入信號線上疊加的高頻噪聲和毛刺;電平轉換電路由電阻網絡RU R2、R3構成,它將接收到的信號轉換為ー個TTL兼容邏輯電平并提供過應カ保護;緩沖驅動電路提供隔離和増加強總線驅動并利用施密特特性對信號進行去抖處理的緩沖驅動電路。以下結合具體方案對本專利技術進行詳述離散量輸入端電壓設定在在-O. 3V +1.5V之間。機械開關類型觸點空/地型輸入,取 Rl=2. 7ΚΩ,R2=27KQ , R3=10KQ ;電子開關型輸入,取 Rl=8. 2ΚΩ,R2=100KQ ,R3=39KQ。外部開關(K3)閉合時,通過機械開關觸點電流為5. 3mA,通過電子開關的電流為I.5mA,此時輸入采樣應是ー個TTL低電平。開關(K3)斷開時,輸入采樣應是ー個TTL高電平。由于緩沖驅動電路器件輸入阻抗很大,并且邏輯“O”電平為-O. 3V O. 8V,邏輯“I”電平為3. 5V 5V (對于中間無效態O. 8V 3. 5V,通過Rl提拉為高電平),因此可計算參數如下當K3閉合時,計算Rl阻值Rl= (15-0. 3) V/5. 3mA 2· 8K Ω,取 Rl = 2· 7K Ω ;當K3 斷開時,Vl 端電壓 V1=R3/ (R1+R2+R3) X 15V ;取Vl=3. 75V, R3=10K Ω,則 R2=27K Ω ;所以,對機械開關型觸點空/地型輸入,取Rl=2. 7K Ω,R2=27K Ω,R3=10K Ω。對于電子開關型輸入Rl= (15-0. 3)/I. 5mA=9. 8K Ω,取 Rl=8. 2ΚΩ ;同樣取 R2=100K Ω ;R3= (R1+R2) X R4/ (15-4) =39Κ Ω (開關截止時,取 Vl=4. OV),取 R3=39K Ω。該離散量多通道信號輸入處理中,BIT測試電路主要由“兩個繼電器(Kl、Κ2)進行狀態組合切換”完成各通道信號自測試。在執行外部離散量信號輸入米樣時,繼電器Kl置初態為“+15V”,繼電器Κ2置初態為“GND”;對于外部繼電器Κ3的“開路“狀態(邏輯”0 “),“接地“狀態(邏輯”1 “),能通過總線正確讀取兩種狀態。在執行BIT測試吋,繼電器Κ3置開路狀態,繼電器Kl置狀態為“AGND”,繼電器Κ2分別置“GND”(邏輯”0 “)或“5V”(邏輯”1 “),能通過總線正確讀取兩種狀態。一般情況下,AGND及GND先分別接地,最后模塊外部一點共地,消除地線干擾。該BIT測試電路,在百余路正常信號處理電路中僅額外增加兩個組合繼電器,電路簡單、實用 可靠,極大提高電路的可測試性和可靠性。權利要求1.一種多路地/開離散量輸入信號的BIT測試電路,包括至少兩路依次串聯的二階濾波電路、緩沖電路和驅動電路,二階濾波電路一端為離散量輸入端,另一端為數據輸出端,所述緩沖電路和驅動電路還與用于控制數據傳送和指令譯碼的譯碼控制電路連接,其特征在于所述二階濾波電路的二階濾波前的導線上設置有第一連接點,第一連接點上連接有第一繼電器和電阻,第一繼電器包括兩檔,一檔為提拉電源,一檔為模擬接地端;所述二階濾波電路的二階濾波后,緩沖電路之前的導線上設置有第二連接點,第二連接點上連接有第二繼電器和電阻,第二繼電器包括兩檔,一檔為提拉電源,一檔為數字接地端;所述各路串聯的二階濾波電路、緩沖電路和驅動電路的第一連接點與第一連接點之間均連通,第二連接點與第二連接點之間均連通。2.根據權利要求I所述的多路地/開離散量輸入信號的BIT測試電路,其特征在于所述增設了第一繼電器、第二繼電器及電阻的二階濾波電路包括EMI電路和電本文檔來自技高網...
【技術保護點】
一種多路地/開離散量輸入信號的BIT測試電路,包括至少兩路依次串聯的二階濾波電路、緩沖電路和驅動電路,二階濾波電路一端為離散量輸入端,另一端為數據輸出端,所述緩沖電路和驅動電路還與用于控制數據傳送和指令譯碼的譯碼控制電路連接,其特征在于:所述二階濾波電路的二階濾波前的導線上設置有第一連接點,第一連接點上連接有第一繼電器和電阻,第一繼電器包括兩檔,一檔為提拉電源,一檔為模擬接地端;所述二階濾波電路的二階濾波后,緩沖電路之前的導線上設置有第二連接點,第二連接點上連接有第二繼電器和電阻,第二繼電器包括兩檔,一檔為提拉電源,一檔為數字接地端;所述各路串聯的二階濾波電路、緩沖電路和驅動電路的第一連接點與第一連接點之間均連通,第二連接點與第二連接點之間均連通。
【技術特征摘要】
【專利技術屬性】
技術研發人員:曹興岡,彭剛鋒,孫允明,趙剛,解啟水,
申請(專利權)人:中國航空工業集團公司第六三一研究所,
類型:發明
國別省市: