• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    一種多路高清視頻疊加電路制造技術

    技術編號:37996944 閱讀:36 留言:0更新日期:2023-06-30 10:11
    本發明專利技術涉及一種多路高清視頻疊加電路,包括主控電路、SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路、電源電路,所述主控電路和SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路相連,本發明專利技術具有高集成度、高精度、電路簡單、環境適應性強等特點,采用FPGA芯片作為主控芯片,與SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路等共同實現了高清數據的實時疊加或切換,具有成本低,高靈敏度和高精度的特點;采用RS485與其它設備進行通訊,也可兼容RS232等數據類型與其它設備進行通訊;可以十分方便的對系統軟件進行升級維護,也具有很強的環境適應能力,能適應室內外和車載使用的各種環境,系統穩定性好,有較強的抗干擾能力。有較強的抗干擾能力。有較強的抗干擾能力。

    【技術實現步驟摘要】
    一種多路高清視頻疊加電路


    [0001]本專利技術屬于電路
    ,具體涉及一種多路高清視頻疊加電路,可應用于多路高清視頻的疊加或切換。

    技術介紹

    [0002]當今工業和國防事業中經常會同時連接多路視頻源,比如同時需要使用HDMI、SDI中一種或幾種視頻格式,每種可能不止一路,為了快速處理視頻,需要一種多路高清視頻疊加電路。

    技術實現思路

    [0003]本專利技術針對現有技術存在的不足,提供一套集成度高且較為完整的一種新型多路高清視頻疊加電路,具有抗干擾能力強、切換快捷穩定可靠、集成度高、經濟性良好、擴展能力強等優點,適合各種多路高清視頻系統中高清視頻的切換或疊加。
    [0004]為了解決以上技術問題,本專利技術提供了一種多路高清視頻疊加電路,其特征在于:包括主控電路、SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路、電源電路,所述主控電路和SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路相連,電源電路和主控電路、SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路相連并供電,主控電路將一路或幾路視頻輸出到HDMI輸出電路顯示,同時,通過通信電路接收外部的通信要求,切換視頻或是疊加多路視頻輸出。
    [0005]所述主控芯片型號為FPGAEP4CE40F484。
    [0006]所述的SDRAM電路包括四個DDR2SDRAM,與主控電路通過DDR接口相連接。
    [0007]所述的HDMI輸入電路包括兩路HDMI接收器,HDMI接收器與主控電路通過QE接口和IO口相連接。
    [0008]所述的SDI輸入電路包括兩路SDI接收器、輔助電路,SDI接收器和輔助電路與主控電路通過數據接口和IO口相連接。
    [0009]所述的HDMI輸出電路,包括HDMI發送器,HDMI發送器與主控電路通過數據接口和IO接口相連接。
    [0010]所述的通信電路包括RS485接口芯片和小型MCU,MCU通過IO口連接主控電路,RS485接口芯片通過TTL口連接MCU,將外界數據通過MCU發送給主控電路。
    [0011]所述的電源電路包括六個電源芯片,其中全部為DCDC降壓芯片,輸入電壓為12V,輸出電壓為5V、3.3V、2.5V、1.8V、1.2V、1.2V。
    [0012]有益效果:本專利技術具有高集成度、高精度、電路簡單、環境適應性強等特點,本系統設計中采用FPGA芯片作為主控芯片,與話SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路等共同實現了高清數據的實時疊加或切換,具有成本低,高靈敏度和高精度的特點;本系統采用的是RS485與其它設備進行通訊,也可兼容RS232等數據類型與其它設備進行通訊;本系統中采用的FPGA芯片可以十分方便的對系統軟件進行升級維護,本系
    統也具有很強的環境適應能力,能適應室內外和車載使用的各種環境,系統穩定性好,有較強的抗干擾能力。
    附圖說明
    [0013]圖1是新型多路高清視頻疊加電路的框圖。
    [0014]圖2是主控電路示意圖。
    [0015]圖3是SDRAM電路示意圖。
    [0016]圖4是HDMI輸入電路示意圖。
    [0017]圖5是SDI輸入電路示意圖。
    [0018]圖6是HDMI輸出電路示意圖。
    [0019]圖7是通信電路示意圖。
    [0020]圖8是電源電路示意圖。
    具體實施方式
    [0021]為使本專利技術的目的、內容和優點更加清楚,下面對本專利技術的具體實施方式作進一步詳細描述。
    [0022]本專利技術提出的一種多路高清視頻疊加電路,包括:主控電路、SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路、電源電路,所述主控電路和SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路相連,電源電路和主控電路、SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路相連并供電。
    [0023]本設計中系統上電之后,主控電路將一路或幾路視頻輸出到HDMI顯示,同時,根據與外部的通信要求,切換視頻或是疊加多路視頻輸出。
    [0024]如圖2所示,所述的主控電路采用EP4CE40F484主芯片,其中:主芯片通過DDR接口控制SDRAM電路,一個芯片對應一個圖層緩存;主芯片通過QE接口和IO口相連接與HDMI輸入電路相連接,主芯片通過數據接口和IO口與SDI輸入電路相連接,將相應的數據緩存入圖層;主芯片通過數據接口和IO口與HDMI輸出電路相連,按要求將視頻緩存一路或者幾路視頻疊加輸出;主芯片通過SPI接口與MCU相連接,MCU與RS485芯片通過RS232接口相連接,完成與外部的通信。
    [0025]如圖3所示,所述的SDRAM電路包括四個DDR2SDRAM,與主控電路通過DDR接口相連接,用于兩路HDMI輸入電路和兩路SDI輸入電路的輸入數據的緩存。
    [0026]如圖4所示,所述的HDMI輸入電路包括兩路HDMI接收器,HDMI接收器與主控電路通過QE接口和IO口相連接,主控電路將接收到的HDMI輸入電路的數據送入SDRAM進行緩存。
    [0027]如圖5所示,所述的SDI輸入電路包括兩路SDI接收器,SDI接收器與主控電路通過數據接口和IO口相連接,主控電路將接收到的SDI輸入電路的數據送入SDRAM進行緩存。
    [0028]如圖6所示,所述的HDMI輸出電路,包括HDMI發送器,HDMI發送器與主控電路通過數據接口和IO接口相連接,主控電路將需要發送的數據通過數據口送給HDMI發送器進行輸出。
    [0029]如圖7所示,所述的通信電路包括RS485接口芯片和小型MCU,MCU通過SPI接口連接主控電路,RS485接口芯片通過TTL口連接MCU,將外界數據通過MCU發送給主控電路,保證主
    控電路按照通信要求對多路視頻進行切割、切換或疊加成一路進行輸出。
    [0030]如圖8所述,所述的電源電路包括六個電源芯片。因為本設計系統中芯片的供電需要+5V、+3.3V、+2.5V、+1.8V、+1.2V、+1.2V六路電源,六個DCDC電源芯片。+12V直接加給六個ETA1471,輸出+5V、+3.3V、+2.5V、+1.8V、+1.2V、+1.2V六種電壓,按需求為主控FPGA、SDRAM、HDMI接收器、SDI接收器、HDMI發送器、MCU、RS485供電。
    [0031]本專利技術可以應用于多路高清視頻系統中高清視頻的切換和疊加,使用簡單,主控電路按照既定程序,將一路或幾路視頻輸出到HDMI顯示或疊加顯示。同時,根據與外部的通信數據,切換視頻或是疊加多路視頻輸出。本專利技術描述的是采用兩路HDMI、兩路SDI輸入和HDMI輸出,也可根據情況調整HDMI和SDI的輸入數量,或者調整HDMI輸出為其它視頻輸出方式。本專利技術采用的是RS485與其它設備進行通訊,也可兼容RS232等數據類型與其它設本文檔來自技高網
    ...

    【技術保護點】

    【技術特征摘要】
    1.一種多路高清視頻疊加電路,其特征在于:包括主控電路、SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路、電源電路,所述主控電路和SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路相連,電源電路和主控電路、SDRAM電路、HDMI輸入電路、SDI輸入電路、HDMI輸出電路、通信電路相連并供電,主控電路將一路或幾路視頻輸出到HDMI輸出電路顯示,同時,通過通信電路接收外部的通信要求,切換視頻或是疊加多路視頻輸出。2.根據權利要求1所述的一種多路高清視頻疊加電路,其特征在于:所述的主控電路的主芯片通過DDR接口控制SDRAM電路,一個芯片對應一個圖層緩存;主芯片通過QE接口和IO口相連接與HDMI輸入電路相連接,主芯片通過數據接口和IO口與SDI輸入電路相連接,將相應的數據緩存入圖層;主芯片通過數據接口和IO口與HDMI輸出電路相連,按要求將視頻緩存一路或者幾路視頻疊加輸出;主芯片通過SPI接口與MCU相連接,MCU用于與外部通信。3.根據權利要求2所述的一種多路高清視頻疊加電路,其特征在于:主控電路的主芯片采用EP4CE40F484主芯片。4.根據權利要求1所述的一種多路高清視頻疊加電路,其特征在于:所述的SDRAM電路包括四個DDR2 SDRAM,與主控電路通過DDR接口相連接,用于兩路HDMI輸入電路和兩路SDI輸入電路的輸入數據的緩存。5.根據權利要求1所述的一種多路高清...

    【專利技術屬性】
    技術研發人員:張領輝李杰高明龐鳳穎王騰浩安衛正渠龍波陳京天伊欣妍李如強
    申請(專利權)人:中國北方車輛研究所
    類型:發明
    國別省市:

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 无码激情做a爰片毛片AV片 | 久久精品中文无码资源站| 精品一区二区三区无码视频| 无码专区一va亚洲v专区在线 | 无码人妻精品一区二区三区不卡| 伊人久久一区二区三区无码| 免费无码国产V片在线观看| 亚洲人成无码网WWW| 精品少妇无码AV无码专区| 亚洲一级特黄大片无码毛片| 免费A级毛片无码A∨中文字幕下载 | 狠狠躁天天躁无码中文字幕| 无码专区狠狠躁躁天天躁| 亚洲男人第一无码aⅴ网站| 亚洲中文字幕久久精品无码VA| 暴力强奷在线播放无码| 无码人妻丰满熟妇区毛片18| 无码人妻一区二区三区免费手机| 不卡无码人妻一区三区音频| 蜜臀AV无码一区二区三区| 无码精品日韩中文字幕| 亚洲日韩精品无码专区网址 | 午夜福利无码不卡在线观看| 国产精品爽爽va在线观看无码| 无码aⅴ精品一区二区三区浪潮| 国产精品无码无片在线观看3D | 亚洲美免无码中文字幕在线| 丰满日韩放荡少妇无码视频 | 一本加勒比HEZYO无码人妻| 69成人免费视频无码专区| 蜜桃AV无码免费看永久| 无码少妇一区二区性色AV| 亚洲AV无码一区东京热久久 | 人妻无码久久一区二区三区免费| 精品无码国产自产拍在线观看蜜| 少妇人妻偷人精品无码AV| 亚洲Av永久无码精品一区二区| 亚洲av无码日韩av无码网站冲| 亚洲乱亚洲乱妇无码| 乱人伦人妻中文字幕无码| 亚洲AV无码精品国产成人|