• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>
    當(dāng)前位置: 首頁 > 專利查詢>菲尼薩公司專利>正文

    信號(hào)轉(zhuǎn)換制造技術(shù)

    技術(shù)編號(hào):15202890 閱讀:99 留言:0更新日期:2017-04-22 14:55
    電路(200)可以包括輸入端子(202,203)和輸出端子(204,205),所述輸入端子(202,203)被配置成接收具有第一電壓擺幅的輸入信號(hào)。該電路還可以包括第一晶體管(220)、第二晶體管(221)、第三晶體管(222)和控制電路(210)。控制電路可以耦接至輸入端子(202,203)、第一晶體管(220)的柵極端子和第二晶體管(221)的柵極端子。控制電路可以被配置成基于輸入信號(hào)(202,203)來調(diào)整被提供至柵極端子的電壓,使得第一晶體管(220)響應(yīng)于輸入信號(hào)處于第一邏輯電平而導(dǎo)通,并且使得第二晶體管(221)響應(yīng)于輸入信號(hào)處于第二邏輯電平而導(dǎo)通,以在輸出端子(204,205)上生成輸出信號(hào)(204,205)輸出。輸出信號(hào)(204至205)的第二電壓擺幅可以與輸入信號(hào)(202至203)的第一電壓擺幅不同。

    Signal conversion

    The circuit (200) may include an input terminal (202203) and an output terminal () configured to receive an input signal having a first voltage swing (202203). The circuit may also include a first transistor (220), a second transistor (a), a third transistor (222) and a control circuit (210). The control circuit may be coupled to the gate terminal of the input terminal (202203), the first transistor (220), and the gate terminal of the second transistor (221). The control circuit can be configured based on the input signal (202203) to adjust the voltage is supplied to the gate terminal of the first transistor (220) in response to an input signal at a first logic level and conduct, and the second transistor (221) in response to an input signal at a second logic level and the conduction in the output terminal (204205) generated on the output signal (204205) output. The output signal (204 to 205) of the second voltage swing can be different from the first voltage swing of the input signal (202 to 203).

    【技術(shù)實(shí)現(xiàn)步驟摘要】
    【國外來華專利技術(shù)】相關(guān)申請(qǐng)的交叉引用本專利申請(qǐng)要求于2015年6月12日提交的美國專利申請(qǐng)序列第14/738,472號(hào)的優(yōu)先權(quán),而該美國專利申請(qǐng)序列第14/738,472號(hào)要求于2014年6月30日提交的美國臨時(shí)專利申請(qǐng)序列第62/018792號(hào)的優(yōu)先權(quán),這兩個(gè)專利的全部?jī)?nèi)容通過引用并入本文中。
    本文中討論的實(shí)施方式涉及信號(hào)轉(zhuǎn)換。
    技術(shù)介紹
    在電路中可以使用不同的信令標(biāo)準(zhǔn)來傳輸數(shù)據(jù)。不同的信令標(biāo)準(zhǔn)可以包括電流模式邏輯(CML)、互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)、晶體管-晶體管邏輯(TTL)、低電壓TTL(LVTTL)、發(fā)射極耦合邏輯(ECL)、其他類型的信令標(biāo)準(zhǔn)。可以基于用于設(shè)計(jì)的電路、邏輯和/或信號(hào)速度來選擇用于設(shè)計(jì)的信令標(biāo)準(zhǔn)。在一些情況下,設(shè)計(jì)可以使用兩個(gè)或更多個(gè)信令標(biāo)準(zhǔn)。例如,在設(shè)計(jì)中,CML標(biāo)準(zhǔn)可以用于在模塊之間傳輸數(shù)據(jù)信號(hào),而當(dāng)在模塊內(nèi)處理數(shù)據(jù)信號(hào)時(shí)可以使用CMOS標(biāo)準(zhǔn)。在這些情況下,數(shù)據(jù)信號(hào)可以從CML標(biāo)準(zhǔn)轉(zhuǎn)換為CMOS標(biāo)準(zhǔn)。本文要求保護(hù)的主題不限于解決任何缺點(diǎn)或僅在環(huán)境(如上面所述的那些環(huán)境)中操作的實(shí)施方式。相反,僅提供該背景以示出其中可以實(shí)施本文中描述的一些實(shí)施方式的一個(gè)示例性

    技術(shù)實(shí)現(xiàn)思路
    一些示例實(shí)施方式一般涉及信號(hào)轉(zhuǎn)換。在示例實(shí)施方式中,電路可以包括被配置成接收具有第一電壓擺幅的輸入信號(hào)的輸入端子以及被配置成輸出具有不同于第一電壓擺幅的第二電壓擺幅的輸出信號(hào)的輸出端子。電路還可以包括第一晶體管、第二晶體管和第三晶體管、放大器、第一電阻和第二電阻。第一晶體管可以包括第一柵極端子和第一漏極端子。第一柵極端子可以耦接至輸入端子。第二晶體管可以包括第二柵極端子、第二源極端子和第二漏極端子。第二源極端子可以耦接至第一漏極端子。放大器可以包括第一放大器輸入端子和第二放大器輸入端子以及放大器輸出端子。放大器輸出端子可以耦接至第二柵極端子。第二放大器輸入端子可以被配置成接收控制電壓。第一電阻可以耦接在第二源極端子和第二放大器輸入端子之間。第三晶體管可以包括第三柵極端子、第三源極端子和第三漏極端子。第三源極端子可以耦接至第一電壓,并且第三漏極端子可以耦接至輸出端子。第二電阻可以耦接在第三柵極端子和放大器輸出端子之間。第四晶體管可以包括第四柵極端子、第四源極端子和第四漏極端子。第四源極端子可以耦接至第二電壓,第四漏極端子可以耦接至輸出端子,并且第四柵極端子可以耦接至第二漏極端子。在又一示例實(shí)施方式中,電路可以包括輸入端子和輸出端子,輸入端子被配置成接收具有第一電壓擺幅的輸入信號(hào)。電路還可以包括第一晶體管、第二晶體管、第三晶體管和控制電路。第一晶體管可以包括第一柵極端子、第一源極端子和第一漏極端子。第二晶體管可以包括第二柵極端子、第二源極端子和第二漏極端子。第二漏極端子可以耦接至輸出端子,并且第二源極端子可以耦接至第一電壓。第三晶體管可以包括第三柵極端子、第三源極端子和第三漏極端子。第三漏極端子可以耦接至輸出端子,第三源極端子可以耦接至第二電壓,并且第三柵極端子可以耦接至第一漏極端子。控制電路可以耦接至輸入端子、第一柵極端子和第二柵極端子。控制電路可以被配置成基于輸入信號(hào)調(diào)整提供給第一柵極端子和第二柵極端子的電壓,使得第二晶體管響應(yīng)于輸入信號(hào)處于第一邏輯電平而導(dǎo)通,并且使得第三晶體管響應(yīng)于輸入信號(hào)處于第二邏輯電平而導(dǎo)通,以生成在輸出端子上輸出的輸出信號(hào)。因此,輸出信號(hào)的第二電壓擺幅可以不同于輸入信號(hào)的第一電壓擺幅。提供本
    技術(shù)實(shí)現(xiàn)思路
    來以簡(jiǎn)化的形式引入下面在具體實(shí)施方式中進(jìn)一步描述的一些概念。本
    技術(shù)實(shí)現(xiàn)思路
    不旨在標(biāo)識(shí)所要求保護(hù)的主題的關(guān)鍵特征或基本特性,也不旨在用于幫助確定所要求保護(hù)的主題的范圍。本專利技術(shù)的附加特征和優(yōu)點(diǎn)將在隨后的描述中闡述,或者可以通過實(shí)施本專利技術(shù)而獲知。本專利技術(shù)的特征和優(yōu)點(diǎn)可以通過在所附權(quán)利要求中特別指出的儀器和組合來實(shí)現(xiàn)和獲得。根據(jù)下面的描述和所附權(quán)利要求,本專利技術(shù)的這些和其它特征將變得更加顯而易見,或者可以通過如下文所闡述的本專利技術(shù)的實(shí)施來獲知。附圖說明將通過參考在附圖中示出的其實(shí)施方式來呈現(xiàn)本專利技術(shù)的更具體的描述。應(yīng)當(dāng)理解的是,這些附圖僅描繪了本專利技術(shù)的一些實(shí)施方式,因此不應(yīng)被認(rèn)為是對(duì)其范圍的限制。將通過使用附圖用附加的特征和細(xì)節(jié)來描述和說明本專利技術(shù),其中:圖1A示出了示例信號(hào)轉(zhuǎn)換電路;圖1B示出了具有兩個(gè)差分信號(hào)的曲線圖;圖2A示出了另一示例信號(hào)轉(zhuǎn)換電路;圖2B示出了圖2A的信號(hào)轉(zhuǎn)換電路中的控制電路的示例實(shí)現(xiàn);圖3A示出了另一示例信號(hào)轉(zhuǎn)換電路;圖3B示出了圖3A的信號(hào)轉(zhuǎn)換電路中的控制電路的示例實(shí)現(xiàn);以及圖4是其中可以轉(zhuǎn)換信號(hào)的示例光電子模塊的立體圖。具體實(shí)施方式圖1A示出了根據(jù)本文描述的至少一些實(shí)施方式布置的示例信號(hào)轉(zhuǎn)換電路100(“電路100”)。通常,電路100可以被配置成接收第一差分信號(hào),并將第一差分信號(hào)轉(zhuǎn)換為第二差分信號(hào)。第二差分信號(hào)可以包括與第一差分信號(hào)的電壓擺幅不同的電壓擺幅。具體地,第二差分信號(hào)的電壓擺幅可以大于第一差分信號(hào)的電壓擺幅。在這些和其它實(shí)施方式中,差分信號(hào)的電壓擺幅可以指表示由差分信號(hào)攜載的數(shù)據(jù)的邏輯低值的電壓與表示由差分信號(hào)攜載的數(shù)據(jù)的邏輯高值的電壓之間的差。圖1B示出了根據(jù)本文描述的至少一些實(shí)施方式布置的具有第一差分信號(hào)160和第二差分信號(hào)170及其相應(yīng)的電壓擺幅的曲線圖150。第一差分信號(hào)160可以包括第一信號(hào)160a和第二信號(hào)160b。第二差分信號(hào)170可以包括第一信號(hào)170a和第二信號(hào)170b。曲線圖150還可以示出第一差分信號(hào)160的第一電壓擺幅166和第二差分信號(hào)170的第二電壓擺幅176。如所示的,第一電壓擺幅166可以大于第二電壓擺幅176。再參照?qǐng)D1A,電路100可以包括第一輸入端子102和第二輸入端子103、第一輸出端子104和第二輸出端子105、控制電路110以及第一晶體管112、第二晶體管113、第三晶體管114和第四晶體管115。每個(gè)晶體管可以包括柵極端子、源極端子和漏極端子。如圖1所示,源極端子可以是具有箭頭的端子,柵極端子可以是具有平行水平線的端子,漏極端子可以是其他端子。第一輸入端子102和第二輸入端子103可以耦接至控制電路110。控制電路110可以耦接至第一晶體管112、第二晶體管113、第三晶體管114和第四晶體管115中的每一個(gè)的柵極端子。第一晶體管112和第二晶體管113中的每一個(gè)的源極端子可以耦接至第一電壓V1。第三晶體管114和第四晶體管115中的每一個(gè)的源極端子可以耦接至第二電壓V2。第一晶體管112和第三晶體管114的漏極端子可以耦接至第一輸出端子104。第二晶體管113和第四晶體管115的漏極端子可以耦接至第二輸出端子105。第一輸入端子102和第二輸入端子103可以被配置成向控制電路110提供輸入差分信號(hào)。控制電路110可以被配置成:基于所接收的輸入差分信號(hào)來調(diào)整第一晶體管112、第二晶體管113、第三晶體管114和第四晶體管115中的每一個(gè)的柵極端子上的電壓,以在第一輸出端子104和第二輸出端子105上生成輸出差分信號(hào)。輸出差分信號(hào)的電壓擺幅可以在第一電壓V1與第二電壓V2之間。在這些和其他實(shí)施方式中,輸出差分信號(hào)的電壓擺幅可以大于輸入差分信號(hào)的電壓信號(hào)。在一些實(shí)施方式中,輸出差分信號(hào)的電壓擺幅可以包括中本文檔來自技高網(wǎng)
    ...
    信號(hào)轉(zhuǎn)換

    【技術(shù)保護(hù)點(diǎn)】
    一種電路,包括:輸出端子;輸入端子,其被配置成接收具有第一電壓擺幅的輸入信號(hào);第一晶體管,其包括第一柵極端子、第一源極端子和第一漏極端子;第二晶體管,其包括第二柵極端子、第二源極端子和第二漏極端子,所述第二漏極端子耦接至所述輸出端子,并且所述第二源極端子耦接至第一電壓;第三晶體管,其包括第三柵極端子、第三源極端子和第三漏極端子,所述第三漏極端子耦接至所述輸出端子,所述第三源極端子耦接至第二電壓,并且所述第三柵極端子耦接至所述第一漏極端子;以及控制電路,其耦接至所述輸入端子、所述第一柵極端子和所述第二柵極端子,所述控制電路被配置成基于所述輸入信號(hào)來調(diào)整被提供至所述第一柵極端子和所述第二柵極端子的電壓,使得所述第二晶體管響應(yīng)于所述輸入信號(hào)處于第一邏輯電平而導(dǎo)通,并且使得所述第三晶體管響應(yīng)于所述輸入信號(hào)處于第二邏輯電平而導(dǎo)通,以生成在所述輸出端子上輸出的輸出信號(hào),其中,所述輸出信號(hào)的第二電壓擺幅與所述輸入信號(hào)的第一電壓擺幅不同。

    【技術(shù)特征摘要】
    【國外來華專利技術(shù)】2014.06.30 US 62/018,792;2015.06.12 US 14/738,4721.一種電路,包括:輸出端子;輸入端子,其被配置成接收具有第一電壓擺幅的輸入信號(hào);第一晶體管,其包括第一柵極端子、第一源極端子和第一漏極端子;第二晶體管,其包括第二柵極端子、第二源極端子和第二漏極端子,所述第二漏極端子耦接至所述輸出端子,并且所述第二源極端子耦接至第一電壓;第三晶體管,其包括第三柵極端子、第三源極端子和第三漏極端子,所述第三漏極端子耦接至所述輸出端子,所述第三源極端子耦接至第二電壓,并且所述第三柵極端子耦接至所述第一漏極端子;以及控制電路,其耦接至所述輸入端子、所述第一柵極端子和所述第二柵極端子,所述控制電路被配置成基于所述輸入信號(hào)來調(diào)整被提供至所述第一柵極端子和所述第二柵極端子的電壓,使得所述第二晶體管響應(yīng)于所述輸入信號(hào)處于第一邏輯電平而導(dǎo)通,并且使得所述第三晶體管響應(yīng)于所述輸入信號(hào)處于第二邏輯電平而導(dǎo)通,以生成在所述輸出端子上輸出的輸出信號(hào),其中,所述輸出信號(hào)的第二電壓擺幅與所述輸入信號(hào)的第一電壓擺幅不同。2.根據(jù)權(quán)利要求1所述的電路,其中,所述第一電壓擺幅的中間電壓偏離所述第二電壓擺幅的中間電壓。3.根據(jù)權(quán)利要求2所述的電路,其中,所述第二電壓擺幅在所述第一電壓和所述第二電壓之間,并且所述第二電壓在地電位處。4.根據(jù)權(quán)利要求1所述的電路,還包括:耦接至所述輸出端子的占空比感測(cè)電路,所述占空比感測(cè)電路被配置成檢測(cè)所述輸出信號(hào)的占空比,并且向所述控制電路提供所檢測(cè)的占空比的指示。5.根據(jù)權(quán)利要求4所述的電路,其中,所述控制電路還被配置成:基于所述輸入信號(hào)和所檢測(cè)的占空比的指示來調(diào)整被提供至所述第一柵極端子、所述第一源極端子和所述第二柵極端子的電壓,以生成具有調(diào)整的占空比的輸出信號(hào)。6.根據(jù)權(quán)利要求1所述的電路,還包括:被配置成接收控制信號(hào)的控制端子,其中,所述控制端子耦接至所述控制電路,并且所述控制電路被配置成基于所述控制信號(hào)來調(diào)整所述輸出信號(hào)的占空比。7.根據(jù)權(quán)利要求6所述的電路,其中,所述控制信號(hào)是電壓信號(hào)。8.根據(jù)權(quán)利要求1所述的電路,其中,所述輸入信號(hào)是電流模式邏輯差分信號(hào)的第一信號(hào),而所述輸出信號(hào)是互補(bǔ)金屬氧化物半導(dǎo)體差分信號(hào)的第一信號(hào)。9.根據(jù)權(quán)利要求1所述的電路,還包括:第一中間晶體管,其包括第一中間柵極端子、第一中間源極端子和第一中間漏極端子,所述第一中間漏極端子耦接至所述第一漏極端子、所述第一中間柵極端子和所述第三柵極端子,并且所述第一中間源極端子耦接至所述第二電壓;以及第二中間晶體管,其包括第二中間柵極端子、第二中間源極端子和第二中間漏極端子,所述第二中間漏極端子耦接至所述第一源極端子,并且所述第二中間柵極端子耦接至所述輸入端子。10.根據(jù)權(quán)利要求1所述的電路,還包括:第二輸出端子;第二輸入端子,其被配置成接收具有第一電壓擺幅的第二輸入信號(hào),其中,所述輸入信號(hào)和所述第二輸入信號(hào)形成輸入差分信號(hào);第四晶體管,其包括第四柵極端子、第四源極端子和第四漏極端子;第五晶體管,其包括第五柵極端子、第五源極端子和第五漏極端子,所述第五漏極端子耦接至所述第二輸出端子,并且所述第五源極端子耦接至所述第一電壓;以及第六晶體管,其包括第六柵極端子、第六源極端子和第六漏極端子,所述第六漏極端子耦接至所述第二輸出端子,所述第六源極端子耦接至所述第二電壓,并且所述第六柵極端子耦接至所述第四漏極端子,其中,所述控制電路還耦接至所述第二輸入端子、所述第四柵極端子和所述第五柵極端子,所述控制電路被配置成基于所述第二輸入信號(hào)來調(diào)整被提供至所述第四柵極端子和所述第五柵極端子的電壓,使得所述第四晶體管響應(yīng)于所述第二輸入信號(hào)處于所述第一邏輯電平而導(dǎo)通,并且使得所述第五晶體管響應(yīng)于所述第二輸入信號(hào)處于所述第二邏輯電平而導(dǎo)通,以生成在所述第二輸出端子上輸出的第二輸出信號(hào)...

    【專利技術(shù)屬性】
    技術(shù)研發(fā)人員:阮氏玲
    申請(qǐng)(專利權(quán))人:菲尼薩公司
    類型:發(fā)明
    國別省市:美國;US

    網(wǎng)友詢問留言 已有0條評(píng)論
    • 還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。

    1
    主站蜘蛛池模板: 中文字幕无码成人免费视频| 国产高清不卡无码视频| 久久99久久无码毛片一区二区| 免费人成无码大片在线观看| 特级无码毛片免费视频| 亚洲AV日韩AV永久无码绿巨人| 国产真人无码作爱视频免费 | 亚洲精品无码永久在线观看| 日韩综合无码一区二区| 中文无码热在线视频| 人妻丰满熟妇aⅴ无码| 亚洲熟妇无码AV不卡在线播放 | 久久午夜无码免费| 色综合久久中文字幕无码| 日韩美无码五月天| 色综合久久无码中文字幕| 精品人妻无码一区二区色欲产成人| 精品国产性色无码AV网站| 国产热の有码热の无码视频| 99精品人妻无码专区在线视频区| 无码人妻久久一区二区三区免费丨 | 免费A级毛片无码A∨中文字幕下载| 无码人妻熟妇AV又粗又大| 精品无码综合一区二区三区| 亚洲AV永久纯肉无码精品动漫| 无码精品国产dvd在线观看9久| 蜜芽亚洲av无码一区二区三区| 亚洲精品无码你懂的网站| 无码乱肉视频免费大全合集| 亚洲AV无码无限在线观看不卡| 精品无码久久久久久久久久| 无码AV天堂一区二区三区| 日韩乱码人妻无码中文字幕视频| 久久亚洲AV无码精品色午夜麻| 免费a级毛片无码av| 亚洲中文字幕无码中文| 无码少妇精品一区二区免费动态| 无码日韩人妻AV一区二区三区| 男人的天堂无码动漫AV| 国产色爽免费无码视频| 无码人妻丰满熟妇啪啪|