The circuit (200) may include an input terminal (202203) and an output terminal () configured to receive an input signal having a first voltage swing (202203). The circuit may also include a first transistor (220), a second transistor (a), a third transistor (222) and a control circuit (210). The control circuit may be coupled to the gate terminal of the input terminal (202203), the first transistor (220), and the gate terminal of the second transistor (221). The control circuit can be configured based on the input signal (202203) to adjust the voltage is supplied to the gate terminal of the first transistor (220) in response to an input signal at a first logic level and conduct, and the second transistor (221) in response to an input signal at a second logic level and the conduction in the output terminal (204205) generated on the output signal (204205) output. The output signal (204 to 205) of the second voltage swing can be different from the first voltage swing of the input signal (202 to 203).
【技術(shù)實(shí)現(xiàn)步驟摘要】
【國外來華專利技術(shù)】相關(guān)申請(qǐng)的交叉引用本專利申請(qǐng)要求于2015年6月12日提交的美國專利申請(qǐng)序列第14/738,472號(hào)的優(yōu)先權(quán),而該美國專利申請(qǐng)序列第14/738,472號(hào)要求于2014年6月30日提交的美國臨時(shí)專利申請(qǐng)序列第62/018792號(hào)的優(yōu)先權(quán),這兩個(gè)專利的全部?jī)?nèi)容通過引用并入本文中。
本文中討論的實(shí)施方式涉及信號(hào)轉(zhuǎn)換。
技術(shù)介紹
在電路中可以使用不同的信令標(biāo)準(zhǔn)來傳輸數(shù)據(jù)。不同的信令標(biāo)準(zhǔn)可以包括電流模式邏輯(CML)、互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)、晶體管-晶體管邏輯(TTL)、低電壓TTL(LVTTL)、發(fā)射極耦合邏輯(ECL)、其他類型的信令標(biāo)準(zhǔn)。可以基于用于設(shè)計(jì)的電路、邏輯和/或信號(hào)速度來選擇用于設(shè)計(jì)的信令標(biāo)準(zhǔn)。在一些情況下,設(shè)計(jì)可以使用兩個(gè)或更多個(gè)信令標(biāo)準(zhǔn)。例如,在設(shè)計(jì)中,CML標(biāo)準(zhǔn)可以用于在模塊之間傳輸數(shù)據(jù)信號(hào),而當(dāng)在模塊內(nèi)處理數(shù)據(jù)信號(hào)時(shí)可以使用CMOS標(biāo)準(zhǔn)。在這些情況下,數(shù)據(jù)信號(hào)可以從CML標(biāo)準(zhǔn)轉(zhuǎn)換為CMOS標(biāo)準(zhǔn)。本文要求保護(hù)的主題不限于解決任何缺點(diǎn)或僅在環(huán)境(如上面所述的那些環(huán)境)中操作的實(shí)施方式。相反,僅提供該背景以示出其中可以實(shí)施本文中描述的一些實(shí)施方式的一個(gè)示例性
技術(shù)實(shí)現(xiàn)思路
一些示例實(shí)施方式一般涉及信號(hào)轉(zhuǎn)換。在示例實(shí)施方式中,電路可以包括被配置成接收具有第一電壓擺幅的輸入信號(hào)的輸入端子以及被配置成輸出具有不同于第一電壓擺幅的第二電壓擺幅的輸出信號(hào)的輸出端子。電路還可以包括第一晶體管、第二晶體管和第三晶體管、放大器、第一電阻和第二電阻。第一晶體管可以包括第一柵極端子和第一漏極端子。第一柵極端子可以耦接至輸入端子。第二晶體管可以包括第二 ...
【技術(shù)保護(hù)點(diǎn)】
一種電路,包括:輸出端子;輸入端子,其被配置成接收具有第一電壓擺幅的輸入信號(hào);第一晶體管,其包括第一柵極端子、第一源極端子和第一漏極端子;第二晶體管,其包括第二柵極端子、第二源極端子和第二漏極端子,所述第二漏極端子耦接至所述輸出端子,并且所述第二源極端子耦接至第一電壓;第三晶體管,其包括第三柵極端子、第三源極端子和第三漏極端子,所述第三漏極端子耦接至所述輸出端子,所述第三源極端子耦接至第二電壓,并且所述第三柵極端子耦接至所述第一漏極端子;以及控制電路,其耦接至所述輸入端子、所述第一柵極端子和所述第二柵極端子,所述控制電路被配置成基于所述輸入信號(hào)來調(diào)整被提供至所述第一柵極端子和所述第二柵極端子的電壓,使得所述第二晶體管響應(yīng)于所述輸入信號(hào)處于第一邏輯電平而導(dǎo)通,并且使得所述第三晶體管響應(yīng)于所述輸入信號(hào)處于第二邏輯電平而導(dǎo)通,以生成在所述輸出端子上輸出的輸出信號(hào),其中,所述輸出信號(hào)的第二電壓擺幅與所述輸入信號(hào)的第一電壓擺幅不同。
【技術(shù)特征摘要】
【國外來華專利技術(shù)】2014.06.30 US 62/018,792;2015.06.12 US 14/738,4721.一種電路,包括:輸出端子;輸入端子,其被配置成接收具有第一電壓擺幅的輸入信號(hào);第一晶體管,其包括第一柵極端子、第一源極端子和第一漏極端子;第二晶體管,其包括第二柵極端子、第二源極端子和第二漏極端子,所述第二漏極端子耦接至所述輸出端子,并且所述第二源極端子耦接至第一電壓;第三晶體管,其包括第三柵極端子、第三源極端子和第三漏極端子,所述第三漏極端子耦接至所述輸出端子,所述第三源極端子耦接至第二電壓,并且所述第三柵極端子耦接至所述第一漏極端子;以及控制電路,其耦接至所述輸入端子、所述第一柵極端子和所述第二柵極端子,所述控制電路被配置成基于所述輸入信號(hào)來調(diào)整被提供至所述第一柵極端子和所述第二柵極端子的電壓,使得所述第二晶體管響應(yīng)于所述輸入信號(hào)處于第一邏輯電平而導(dǎo)通,并且使得所述第三晶體管響應(yīng)于所述輸入信號(hào)處于第二邏輯電平而導(dǎo)通,以生成在所述輸出端子上輸出的輸出信號(hào),其中,所述輸出信號(hào)的第二電壓擺幅與所述輸入信號(hào)的第一電壓擺幅不同。2.根據(jù)權(quán)利要求1所述的電路,其中,所述第一電壓擺幅的中間電壓偏離所述第二電壓擺幅的中間電壓。3.根據(jù)權(quán)利要求2所述的電路,其中,所述第二電壓擺幅在所述第一電壓和所述第二電壓之間,并且所述第二電壓在地電位處。4.根據(jù)權(quán)利要求1所述的電路,還包括:耦接至所述輸出端子的占空比感測(cè)電路,所述占空比感測(cè)電路被配置成檢測(cè)所述輸出信號(hào)的占空比,并且向所述控制電路提供所檢測(cè)的占空比的指示。5.根據(jù)權(quán)利要求4所述的電路,其中,所述控制電路還被配置成:基于所述輸入信號(hào)和所檢測(cè)的占空比的指示來調(diào)整被提供至所述第一柵極端子、所述第一源極端子和所述第二柵極端子的電壓,以生成具有調(diào)整的占空比的輸出信號(hào)。6.根據(jù)權(quán)利要求1所述的電路,還包括:被配置成接收控制信號(hào)的控制端子,其中,所述控制端子耦接至所述控制電路,并且所述控制電路被配置成基于所述控制信號(hào)來調(diào)整所述輸出信號(hào)的占空比。7.根據(jù)權(quán)利要求6所述的電路,其中,所述控制信號(hào)是電壓信號(hào)。8.根據(jù)權(quán)利要求1所述的電路,其中,所述輸入信號(hào)是電流模式邏輯差分信號(hào)的第一信號(hào),而所述輸出信號(hào)是互補(bǔ)金屬氧化物半導(dǎo)體差分信號(hào)的第一信號(hào)。9.根據(jù)權(quán)利要求1所述的電路,還包括:第一中間晶體管,其包括第一中間柵極端子、第一中間源極端子和第一中間漏極端子,所述第一中間漏極端子耦接至所述第一漏極端子、所述第一中間柵極端子和所述第三柵極端子,并且所述第一中間源極端子耦接至所述第二電壓;以及第二中間晶體管,其包括第二中間柵極端子、第二中間源極端子和第二中間漏極端子,所述第二中間漏極端子耦接至所述第一源極端子,并且所述第二中間柵極端子耦接至所述輸入端子。10.根據(jù)權(quán)利要求1所述的電路,還包括:第二輸出端子;第二輸入端子,其被配置成接收具有第一電壓擺幅的第二輸入信號(hào),其中,所述輸入信號(hào)和所述第二輸入信號(hào)形成輸入差分信號(hào);第四晶體管,其包括第四柵極端子、第四源極端子和第四漏極端子;第五晶體管,其包括第五柵極端子、第五源極端子和第五漏極端子,所述第五漏極端子耦接至所述第二輸出端子,并且所述第五源極端子耦接至所述第一電壓;以及第六晶體管,其包括第六柵極端子、第六源極端子和第六漏極端子,所述第六漏極端子耦接至所述第二輸出端子,所述第六源極端子耦接至所述第二電壓,并且所述第六柵極端子耦接至所述第四漏極端子,其中,所述控制電路還耦接至所述第二輸入端子、所述第四柵極端子和所述第五柵極端子,所述控制電路被配置成基于所述第二輸入信號(hào)來調(diào)整被提供至所述第四柵極端子和所述第五柵極端子的電壓,使得所述第四晶體管響應(yīng)于所述第二輸入信號(hào)處于所述第一邏輯電平而導(dǎo)通,并且使得所述第五晶體管響應(yīng)于所述第二輸入信號(hào)處于所述第二邏輯電平而導(dǎo)通,以生成在所述第二輸出端子上輸出的第二輸出信號(hào)...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:阮氏玲,
申請(qǐng)(專利權(quán))人:菲尼薩公司,
類型:發(fā)明
國別省市:美國;US
還沒有人留言評(píng)論。發(fā)表了對(duì)其他瀏覽者有用的留言會(huì)獲得科技券。