本發明專利技術提供即使電源電壓從比DC-DC轉換器的期望的輸出電壓低的電壓上升到正常的電壓時,在輸出電壓也不會發生過沖的DC-DC轉換器。設為如下構成,即,具備:100%DUTY檢測電路,檢測PWM比較器的100%DUTY狀態;電源電壓上升檢測電路,檢測電源電壓的上升;以及放電控制電路,使誤差放大器的輸出電壓下降,在處于100%DUTY狀態誤差放大器的輸出電壓比既定電壓高時,若被輸入電源電壓上升檢測信號則使誤差放大器的輸出電壓下降。
【技術實現步驟摘要】
本專利技術涉及輸出恒壓的DC-DC轉換器,更詳細的是涉及防止輸出電壓的過沖的技術。
技術介紹
圖6是現有的DC-DC轉換器的電路圖。現有的DC-DC轉換器,包括:電源端子101;接地端子102;基準電壓電路111,輸出基準電壓VREF;分壓電路112,對輸出端子103的輸出電壓VOUT進行分壓;誤差放大器110,輸出比較分壓電壓VFB和基準電壓VREF的結果的電壓VERR;斜波發生電路114,產生斜波VRAMP;PWM比較器113,比較電壓VERR和斜波VRAMP而輸出信號PWM;輸出緩沖器115;輸出晶體管116;以及軟起動電路119。關于現有的DC-DC轉換器的動作進行說明。若對電源端子101施加電壓VDD,則誤差放大器110比較分壓電壓VFB和基準電壓VREF,輸出電壓VERR。PWM比較器113比較電壓VERR和斜波VRAMP,向輸出緩沖器115輸出信號PWM。輸出緩沖器115在軟起動電路119的輸出信號的控制下,向輸出晶體管116輸出信號PWM。軟起動電路119具有如下功能,即若對電源端子101施加電壓VDD,則輸出緩緩上升。從而,通過輸出緩沖器115使輸出晶體管116緩緩導通,抑制DC-DC轉換器的輸出電壓VOUT的過沖。【現有技術文獻】【專利文獻】【專利文獻1】日本特開2011-55692號公報。
技術實現思路
【專利技術要解決的課題】然而,現有的DC-DC轉換器,具有以下那樣的課題。在電源電壓VDD比DC-DC轉換器的輸出設定電壓低的情況下,誤差放大器110輸出的電壓VERR成為接近電源電壓VDD的值,PWM比較器113成為100%DUTY狀態,即輸出晶體管116不進行開關而成為常時導通狀態。若電源電壓VDD從該狀態急劇上升,則在電壓VERR返回到穩定值為止的時間,DC-DC轉換器的輸出電壓VOUT會過沖。本專利技術為解決以上那樣的課題而構思,提供即使PWM比較器113處于100%DUTY狀態,也能防止輸出電壓VOUT的過沖的DC-DC轉換器。【用于解決課題的方案】為了解決現有的課題,本專利技術的DC-DC轉換器設為以下那樣的構成。DC-DC轉換器,具備:100%DUTY檢測電路,檢測PWM比較器的100%DUTY狀態;電源電壓上升檢測電路,檢測電源電壓的上升;以及放電控制電路,使誤差放大器的輸出電壓下降,在處于100%DUTY狀態誤差放大器的輸出電壓比既定電壓高時,若輸出電源電壓上升檢測信號則使誤差放大器的輸出電壓下降。【專利技術效果】本專利技術的DC-DC轉換器如上述那樣地構成,所以具有如下效果,即,即使電源電壓從比DC-DC轉換器的期望的輸出電壓低的電壓上升到正常的電壓時,在輸出電壓也不會發生過沖。附圖的簡單說明【圖1】是本實施方式的DC-DC轉換器的電路圖。【圖2】是示出100%DUTY檢測電路的一個示例的電路圖。【圖3】是示出本專利技術的DC-DC轉換器的動作的圖。【圖4】是示出本實施方式的DC-DC轉換器的其他示例的電路圖。【圖5】是示出圖4相關的DC-DC轉換器的動作的圖。【圖6】是現有的DC-DC轉換器的電路圖。用于實施專利技術的方式圖1是本實施方式的DC-DC轉換器的電路圖。本實施方式的DC-DC轉換器100,具備:電源端子101;接地端子102;基準電壓電路111,輸出基準電壓VREF;分壓電路112,對輸出端子103的輸出電壓VOUT進行分壓;誤差放大器110,輸出比較分壓電壓VFB和基準電壓VREF的結果的電壓VERR;斜波發生電路114,產生斜波VRAMP;PWM比較器113,比較電壓VERR和斜波VRAMP而輸出信號PWM;輸出緩沖器115;輸出晶體管116;100%DUTY檢測電路118;電源電壓上升檢測電路120;放電控制電路121;以及相位補償電路117,具備相位補償電容Cc和相位補償電阻Rc。100%DUTY檢測電路118,輸入端子與PWM比較器113的輸出端子連接,輸出端子與放電控制電路121的輸入端子連接。電源電壓上升檢測電路120,具備串聯連接在電源端子101與接地端子102之間的開關131和電容130,將它們的連接點設為nodeA。放電控制電路121,具備:開關135,用nodeA的電壓控制;第二基準電壓電路132,產生多少比斜波的波高值高的第二基準電壓VREF2;比較器133,比較第二基準電壓VREF2和電壓VERR;以及NAND134,輸入比較器133的輸出和100%DUTY檢測電路118的檢測信號。開關135,一端與接地端子102連接,另一端與相位補償電路117的電容Cc和電阻Rc的連接點連接。NAND134向電源電壓上升檢測電路120的開關131輸出放電控制信號。圖2是示出100%DUTY檢測電路118的一個示例的電路圖。100%DUTY檢測電路118,具備電容201、恒流電路202和開關203,開關203的控制端子為輸入端子,恒流電路202和開關203的連接點為輸出端子。恒流電路202,以對電容201進行充電的方式連接。開關203,以使電容201放電的方式連接。100%DUTY檢測電路118,利用恒流電路202對電容201進行充電,利用開關203使電容201放電。開關203,利用信號PWM控制。從而,在信號PWM重復高電平(Hi)和低電平(Lo)的通常的動作狀態,使電容201放電,輸出端子維持低電平(Lo)的狀態。而且,若信號PWM成為100%DUTY而維持高電平(Hi),則電容201不放電,所以,當電容201的電壓超過反相電路的閾值時,輸出端子輸出高電平(Hi)。即,100%DUTY檢測電路118成為100%DUTY檢測狀態。接著,說明本實施方式的DC-DC轉換器的動作。圖3是示出本實施方式的DC-DC轉換器的動作的圖。直至時刻T1,電源電壓VDD成為比DC-DC轉換器的期望的輸出電壓VOUTtar低的電壓,分壓電壓VFB成為比基準電壓VREF低的電壓。誤差放大器110的輸出電壓VERR為高電平(Hi),不與斜波VRAMP相交,所以信號PWM維持高電平(Hi)狀態。從而,輸出晶體管116處于導通狀態,所以輸出電壓VOUT為電源電壓VDD。此時,100%DUTY檢測電路118處于100%DUTY檢測狀態,輸出成為高電平(Hi)。另外,電壓VERR比比較器133的反相輸入即第二基準電壓VREF2高,所以比較器133的輸出為高電平(Hi)。從而,將100%DUTY檢測電路118的輸出和比較器133的輸出作為輸入的NAND134的輸出成為低電平(Lo),電源電壓上升檢測電路120的開關131成為截止。另外,nodeA維持開關131導通時的接地電位。在從時刻T1到時刻T2之間,若電源電壓VDD緩緩上升,則電源電壓上升檢測電路120的nodeA利用電容130的耦合跟隨電源電壓VDD而上升。nodeA上升因此放電控制電路121的開關135以跟隨nodeA的方式導通,本文檔來自技高網...
【技術保護點】
一種DC-DC轉換器,共特征在于,具備:誤差放大器,放大對輸出晶體管輸出的電壓進行分壓后的分壓電壓與基準電壓之差而輸出電壓VERR;斜波發生電路,產生斜波;PWM比較器,比較所述電壓VERR和所述斜波,輸出信號PWM;100%DUTY檢測電路,檢測所述信號PWM已成為100%DUTY,輸出100%DUTY檢測信號;相位補償電容及相位補償電阻,設在所述誤差放大器的輸出端子;電源電壓上升檢測電路,檢測電源電壓的上升;以及放電控制電路,接受所述電源電壓上升檢測電路的輸出信號而釋放所述相位補償電容的電荷。
【技術特征摘要】
2014.11.27 JP 2014-2405251.一種DC-DC轉換器,共特征在于,具備:
誤差放大器,放大對輸出晶體管輸出的電壓進行分壓后的分壓電壓與基準電壓之差而輸出電壓VERR;
斜波發生電路,產生斜波;
PWM比較器,比較所述電壓VERR和所述斜波,輸出信號PWM;
100%DUTY檢測電路,檢測所述信號PWM已成為100%DUTY,輸出100%DUTY檢測信號;
相位補償電容及相位補償電阻,設在所述誤差放大器的輸出端子;
電源電壓上升檢測電路,檢測電源電壓的上升;以及
放電控制電路,接受所述電源電壓上升檢測電路的輸出信號而釋放所述相位補償電容的電荷。
2.如權利要求1所述的DC-DC轉換器,其特征在于,
所述放電控制電路,
在所述電壓VERR比既定電壓高時若被輸入所述100%DUTY檢測信號則輸出放電...
【專利技術屬性】
技術研發人員:增子裕之,高田幸輔,出口充康,
申請(專利權)人:精工半導體有限公司,
類型:發明
國別省市:日本;JP
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。