本發(fā)明專利技術(shù)公開了一種VPR高清錄播一體機,包括視頻合路模塊和核心處理器,所述視頻合路模塊包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解碼芯片、第一SDI解碼芯片、第二SDI解碼芯片、第三SDI解碼芯片、FPGA芯片、FLASH芯片及FPGA外圍電路;所述核心處理器包括SOC芯片、NANDFLASH芯片、音頻編解碼芯片、以太網(wǎng)芯片、RS232芯片和輸出接口。本發(fā)明專利技術(shù)在傳統(tǒng)HDMI接口的基礎(chǔ)上增設(shè)了SDI接口,可通過SDI接口與FPGA芯片、SOC芯片的配合直接接收SDI標準的信號,省去了3個SDI轉(zhuǎn)HDMI的轉(zhuǎn)換器,方便了工程安裝和降低了總成本,而且延長了視頻信號的傳輸距離。本發(fā)明專利技術(shù)可廣泛應用于視頻處理領(lǐng)域。
【技術(shù)實現(xiàn)步驟摘要】
一種VPR高清錄播一體機
本專利技術(shù)涉及視頻處理
,尤其是一種VPR高清錄播一體機。
技術(shù)介紹
名詞解釋:VPR:視頻播放與錄制;HDMI接口:高清晰度多媒體接口。SDI接口:數(shù)字分量串行接口。SoC:SystemonChip的縮寫,稱為芯片級系統(tǒng)。SATA接口:SerialAdvancedTechnologyAttachment,串行ATA接口的縮寫。SD-CARD接口:安全數(shù)碼卡接口。BNC接口:刺刀螺母連接器,同軸細纜接頭的一種。LINEIN接口:音頻輸入接口。LINEOUT接口:音頻輸出接口。DDR2:第二代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器。DDR3:第三代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器。目前,大部分的高清錄播設(shè)備采用HDMI標準接口來接收信號,而高清攝像頭過來的信號一般是SDI接口標準的。因此錄播設(shè)備采用HDMI接口采集視頻信號時,需要接一個SDI轉(zhuǎn)HDMI的轉(zhuǎn)換器,不便于工程安裝,且視頻信號的傳輸距離較短。
技術(shù)實現(xiàn)思路
為了解決上述技術(shù)問題,本專利技術(shù)的目的是:提供一種工程安裝方便和視頻信號傳輸距離較長的VPR高清錄播一體機。本專利技術(shù)解決其技術(shù)問題所采用的技術(shù)方案是:一種VPR高清錄播一體機,包括視頻合路模塊和核心處理器,所述視頻合路模塊包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解碼芯片、第一SDI解碼芯片、第二SDI解碼芯片、第三SDI解碼芯片、FPGA芯片、FLASH芯片及FPGA外圍電路;所述核心處理器包括SOC芯片、NANDFLASH芯片、音頻編解碼芯片、以太網(wǎng)芯片、RS232芯片和輸出接口;所述第一SDI接口通過第一SDI解碼芯片進而與FPGA芯片的輸入端連接,所述第二SDI接口通過第二SDI解碼芯片進而與FPGA芯片的輸入端連接;第三SDI接口通過第三SDI解碼芯片進而與FPGA芯片的輸入端連接;所述第一HDMI接口通過HDMI解碼芯片進而與FPGA芯片的輸入端連接,所述FLASH芯片及FPGA外圍電路均與FPGA芯片連接;所述SOC芯片通過并行數(shù)據(jù)總線與FPGA芯片連接,所述NANDFLASH芯片與SOC芯片連接,所述音頻編解碼芯片、RS232芯片和以太網(wǎng)芯片均連接在SOC芯片和輸出接口之間。進一步,還包括ARM芯片,所述ARM芯片分別與FPGA芯片和SOC芯片連接。進一步,所述輸出接口包括第二HDMI接口、SATA接口、SD-CARD接口、麥克風接口、以太網(wǎng)接口、RS232接口、RS485接口、BNC接口、LINEIN接口、LINEOUT接口、USB接口和復位按鍵,所述復位按鍵與ARM芯片連接,所述第二HDMI接口、SATA接口、SD-CARD接口、RS485接口、BNC接口和USB接口均與SOC芯片連接,所述麥克風接口、LINEIN接口和LINEOUT接口均通過音頻編解碼芯片進而與SOC芯片連接。進一步,所述FPGA芯片還分別連接有第一DDR2芯片、第二DDR2芯片、第三DDR2芯片和第四DDR2芯片。進一步,所述SOC芯片還分別連接有第一DDR3芯片、第二DDR3芯片、第三DDR3芯片和第四DDR3芯片。進一步,所述FPGA芯片為EP4CE40F23C8N芯片,所述第一SDI解碼芯片、第二SDI解碼芯片和第三SDI解碼芯片均為GV7601-IBE3芯片,所述HDMI解碼芯片為ADV7441ABSTZ-170芯片,所述第一DDR2芯片、第二DDR2芯片、第三DDR2芯片和第四DDR2芯片均為MT47H32M16HR-25EL:G芯片。進一步,所述SOC芯片為TMS320DM8148BCYE1芯片,所述音頻編解碼芯片為TLV320AIC3106IRGZT芯片,所述以太網(wǎng)芯片為AR8031-AL1A芯片,所述第一DDR3芯片、第二DDR3芯片、第三DDR3芯片和第四DDR3芯片均為K4B1G1646E-BCH9芯片,所述NANDFLAH芯片為MT29F2G16ABAEAWP:E芯片,所述RS232芯片為MAX3232ESE芯片。進一步,所述HDMI解碼芯片、第一SDI解碼芯片和第二SDI解碼芯片均設(shè)置在FPGA芯片的左側(cè),所述第三SDI解碼芯片設(shè)置在FPGA芯片的右側(cè),所述第一DDR2芯片和第二DDR2芯片設(shè)置在FPGA芯片的底側(cè),所述第三DDR2芯片和第四DDR2芯片設(shè)置在FPGA芯片的頂側(cè)。本專利技術(shù)的有益效果是:包括與第一HDMI接口并行連接的第一SDI接口、第二SDI接口和第三SDI接口,在傳統(tǒng)HDMI接口的基礎(chǔ)上增設(shè)了SDI接口,可通過SDI接口與FPGA芯片、SOC芯片的配合直接接收SDI標準的信號,省去了3個SDI轉(zhuǎn)HDMI的轉(zhuǎn)換器,方便了工程安裝和降低了總成本,而且延長了視頻信號的傳輸距離。附圖說明下面結(jié)合附圖和實施例對本專利技術(shù)作進一步說明。圖1為本專利技術(shù)一種VPR高清錄播一體機的原理框圖;圖2為FPGA芯片的四個方向示意圖。具體實施方式參照圖1,一種VPR高清錄播一體機,包括視頻合路模塊和核心處理器,所述視頻合路模塊包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解碼芯片、第一SDI解碼芯片、第二SDI解碼芯片、第三SDI解碼芯片、FPGA芯片、FLASH芯片及FPGA外圍電路;所述核心處理器包括SOC芯片、NANDFLASH芯片、音頻編解碼芯片、以太網(wǎng)芯片、RS232芯片和輸出接口;所述第一SDI接口通過第一SDI解碼芯片進而與FPGA芯片的輸入端連接,所述第二SDI接口通過第二SDI解碼芯片進而與FPGA芯片的輸入端連接;第三SDI接口通過第三SDI解碼芯片進而與FPGA芯片的輸入端連接;所述第一HDMI接口通過HDMI解碼芯片進而與FPGA芯片的輸入端連接,所述FLASH芯片及FPGA外圍電路均與FPGA芯片連接;所述SOC芯片通過并行數(shù)據(jù)總線與FPGA芯片連接,所述NANDFLASH芯片與SOC芯片連接,所述音頻編解碼芯片、RS232芯片和以太網(wǎng)芯片均連接在SOC芯片和輸出接口之間。其中,視頻合路模塊,用于進行視頻預處理和合并超幀。核心處理器,用于實現(xiàn)畫面顯示、音視頻格式壓縮、存儲模式、WEB服務、通道參數(shù)配置、訪問方式、各種網(wǎng)絡(luò)協(xié)議以及遠程升級等核心功能。參照圖1,進一步作為優(yōu)選的實施方式,還包括ARM芯片,所述ARM芯片分別與FPGA芯片和SOC芯片連接。ARM芯片,對FPGA芯片和SOC芯片產(chǎn)生復位信號以及進行參數(shù)配置。進一步作為優(yōu)選的實施方式,所述輸出接口包括第二HDMI接口、SATA接口、SD-CARD接口、麥克風接口、以太網(wǎng)接口、RS232接口、RS485接口、BNC接口、LINEIN接口、LINEOUT接口、USB接口和復位按鍵,所述復位按鍵與ARM芯片連接,所述第二HDMI接口、SATA接口、SD-CARD接口、RS485接口、BNC接口和USB接口均與SOC芯片連接,所述麥克風接口、LINEIN接口和LINEOUT接口均通過音頻編解碼芯片進而與SOC芯片連接。參照圖1,進一步作為優(yōu)選的實施方式,所述FPGA芯片還分別連接有第一DDR2芯片、第二DDR2芯片、第三DDR2芯片和第四DDR2芯片。參照圖1,進一步作為優(yōu)選的實施方式,所述SOC芯片還分別連接有第一DDR3本文檔來自技高網(wǎng)...

【技術(shù)保護點】
一種VPR高清錄播一體機,其特征在于:包括視頻合路模塊和核心處理器,所述視頻合路模塊包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解碼芯片、第一SDI解碼芯片、第二SDI解碼芯片、第三SDI解碼芯片、FPGA芯片、FLASH芯片及FPGA外圍電路;所述核心處理器包括SOC芯片、NAND?FLASH芯片、音頻編解碼芯片、以太網(wǎng)芯片、RS232芯片和輸出接口;所述第一SDI接口通過第一SDI解碼芯片進而與FPGA芯片的輸入端連接,所述第二SDI接口通過第二SDI解碼芯片進而與FPGA芯片的輸入端連接;第三SDI接口通過第三SDI解碼芯片進而與FPGA芯片的輸入端連接;所述第一HDMI接口通過HDMI解碼芯片進而與FPGA芯片的輸入端連接,所述FLASH芯片及FPGA外圍電路均與FPGA芯片連接;所述SOC芯片通過并行數(shù)據(jù)總線與FPGA芯片連接,所述NAND?FLASH芯片與SOC芯片連接,所述音頻編解碼芯片、RS232芯片和以太網(wǎng)芯片均連接在SOC芯片和輸出接口之間。
【技術(shù)特征摘要】
1.一種VPR高清錄播一體機,其特征在于:包括視頻合路模塊和核心處理器,所述視頻合路模塊包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解碼芯片、第一SDI解碼芯片、第二SDI解碼芯片、第三SDI解碼芯片、FPGA芯片、FLASH芯片及FPGA外圍電路;所述核心處理器包括SOC芯片、NANDFLASH芯片、音頻編解碼芯片、以太網(wǎng)芯片、RS232芯片和輸出接口;所述第一SDI接口通過第一SDI解碼芯片進而與FPGA芯片的輸入端連接,所述第二SDI接口通過第二SDI解碼芯片進而與FPGA芯片的輸入端連接;第三SDI接口通過第三SDI解碼芯片進而與FPGA芯片的輸入端連接;所述第一HDMI接口通過HDMI解碼芯片進而與FPGA芯片的輸入端連接,所述FLASH芯片及FPGA外圍電路均與FPGA芯片連接;所述SOC芯片通過并行數(shù)據(jù)總線與FPGA芯片連接,所述NANDFLASH芯片與SOC芯片連接,所述音頻編解碼芯片、RS232芯片和以太網(wǎng)芯片均連接在SOC芯片和輸出接口之間;還包括ARM芯片,所述ARM芯片分別與FPGA芯片和SOC芯片連接;所述輸出接口包括第二HDMI接口、SATA接口、SD-CARD接口、麥克風接口、以太網(wǎng)接口、RS232接口、RS485接口、BNC接口、LINEIN接口、LINEOUT接口、USB接口和復位按鍵,所述復位按鍵與ARM芯片連接,所述第二HDMI接口、SATA接口、SD-CARD接口、RS485接口、BNC接口和USB接口均與SOC芯片連接,所述麥克風接口、LINEIN接口和LINEOUT接口均通過音頻編解碼芯片進而與SOC芯片連接。2.根據(jù)權(quán)利要求1所述的一種VPR高清...
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:楊琳,葛海玉,
申請(專利權(quán))人:廣州海昇計算機科技有限公司,
類型:發(fā)明
國別省市:廣東;44
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。